6-7 FPGA電子課件教學(xué)版_第1頁(yè)
6-7 FPGA電子課件教學(xué)版_第2頁(yè)
6-7 FPGA電子課件教學(xué)版_第3頁(yè)
6-7 FPGA電子課件教學(xué)版_第4頁(yè)
6-7 FPGA電子課件教學(xué)版_第5頁(yè)
已閱讀5頁(yè),還剩6頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

第六章可編程邏輯器件

6.6現(xiàn)場(chǎng)可編程門(mén)陣列FPGA主講人:黃麗亞高密度可編程邏輯器件(HDPLD:High-DensityPLD)

CPLD(ComplexPLD)

結(jié)構(gòu)與LDPLD不同,通常采用一系列獨(dú)立的可編程邏輯模塊陣列組成,通過(guò)布線資源將其連接。CBA20世紀(jì)80年代中CBAFPGA(FieldProgrammableGateArray)20世紀(jì)80年代中6.6.2FPGA的基本結(jié)構(gòu)1.CLB:2.IOB:可配置邏輯塊??蓪?shí)現(xiàn)時(shí)序電路。輸入輸出模塊,分布于芯片四周,實(shí)現(xiàn)內(nèi)部邏輯電路與芯片外部引腳的連接。6.6FPGA(FieldProgrammableGateArray)6.6.2FPGA的基本結(jié)構(gòu)3.IR:包括不同類(lèi)型的金屬線、可編程的開(kāi)關(guān),經(jīng)編成實(shí)現(xiàn)CLB之間,CLB與IOB之間的連接。4.SRAM:存放CLB、IOB以及互連開(kāi)關(guān)的編程數(shù)據(jù)。斷電時(shí),SRAM信息丟失,F(xiàn)PGA不能實(shí)現(xiàn)任何功能。每次通電時(shí),需給SRAM“裝載”信息,自動(dòng)完成。信息存放在EPROM。SRAM的特點(diǎn):可靠,抗干擾能力強(qiáng),綜合測(cè)試能力強(qiáng)。FPGA內(nèi)SRAM單元QQT讀/寫(xiě)數(shù)據(jù)組態(tài)控制XC2000系列的CLB電路

1.XC2000系列的CLB用查詢(xún)表方式實(shí)現(xiàn)2輸入(A、B),2輸出(G、F)的組合邏輯電路。兩變量通用邏輯模塊的原理圖兩變量通用邏輯模塊的真值表輸入輸出ABF000(C2)011(C1)101(C0)110(C3)2.XC2000系列的IOBXC2000系列的IOBXC20003、IR1.金屬線(1)通用互連(General-PurposeInterconnect)(2)直接互連(DirectInterconnect)(3)長(zhǎng)線(LongLine)XC2064的

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論