




版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、精選優(yōu)質(zhì)文檔-傾情為你奉上基于FPGA的加法器設(shè)計(jì)一、實(shí)驗(yàn)?zāi)康?.熟悉用Quartus編譯Verilog語(yǔ)言的方法。2.掌握用Verilog HDL語(yǔ)言描述加法器的方法。3.利用nios核建立加法器。二、實(shí)驗(yàn)原理1.半加器器設(shè)計(jì) 1)半加法器 a.b為加數(shù)和被加數(shù),s.c為和和進(jìn)位。 (1)半加法器真值表 (2)原理圖輸入(3) 分析功能(用波形仿真來(lái)看)(4)VHDL語(yǔ)言編程 use ieee.std_logic_1164.all; use ieee.
2、std_logic_unsigned.all; entity hjfq is port(a,b: in std_logic; s,c: out std_logic); end hjfq; architecture behave of hj
3、fq is begin s<=not(a xor (not b); c<=a and b; end behave; 2、 全加法器a. b.c為加數(shù)、被加數(shù)和低位進(jìn)位,so.co為和與進(jìn)位。(1) 全加法器真值表(2)
4、全加法器原理圖:(3) 波形仿真時(shí)序圖:(4)VHDL語(yǔ)言編程: library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity jfq is &
5、#160; port(a,b,c: in std_logic; so,co: out std_logic); end jfq; architecture behave of j
6、fq is signal bb: std_logic_vector(2 downto 0); begin bb<=a&b&c; process(b
7、) begin case b is when "000"=>co<='0'so<='0' when "
8、;001"=>co<='0'so<='1' when "010"=>co<='0'so<='1' when "011"=>co<='1'so<='0'
9、60; when "100"=>co<='0'so<='1' when "101"=>co<='1'so<='0' when "110"=>co<='1&
10、#39;so<='0' when "111"=>co<='1'so<='1' when others => null; end case;
11、0; end process; end behave;三、實(shí)驗(yàn)步驟(1)打開(kāi)Quartus軟件,熟悉軟件界面及窗口命令。(2) 選擇File < New Project Wizard彈出對(duì)話框,該對(duì)話框顯示W(wǎng)izard所包含的各項(xiàng)內(nèi)容,在彈出的窗口中輸入項(xiàng)目的名稱(chēng)和存儲(chǔ)位置。如果選中Dont show me this introduction
12、0;again。那么在下一次在新建項(xiàng)目是可以不再顯示本對(duì)話框。點(diǎn)擊Next按鈕。(3)選擇實(shí)驗(yàn)板的具體型號(hào),芯片型號(hào)。選擇設(shè)置參數(shù)完成后顯示如圖,點(diǎn)擊finish按鈕完成工程建立。(4) 選擇tools< MegaWizard plug-In Manager建立加法器(5) 利用nios核建立加法器,選擇Arithmetic< ALTFP_ADD_SUB(6)在“File=>New”的窗口中選擇建立Verilog文件。(7)單擊OK后,在Quartus窗口的右方看到該文件,寫(xiě)入代碼后選擇“File=>Save”,將文件保存在與項(xiàng)目文件同樣的位置即可。然后可以看到如下?tīng)顟B(tài):(8)設(shè)置仿真 Assignments < settings(9)選擇Processing < start< Start Test Bench Template Writer波形進(jìn)行編譯,打開(kāi)simulation寫(xiě)仿真文件(10)設(shè)置仿真波形Tools -run EDA simulation tool -EDA
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 學(xué)科培訓(xùn)課件模板圖片
- 肌肉激活技術(shù)課件
- 福田區(qū)中考數(shù)學(xué)試卷
- 波譜分析課件-核磁共振碳譜
- 飛翔四年級(jí)數(shù)學(xué)試卷
- 2025年06月江蘇泰州海陵區(qū)基層醫(yī)療衛(wèi)生單位招聘?jìng)浒钢迫藛T78人筆試歷年專(zhuān)業(yè)考點(diǎn)(難、易錯(cuò)點(diǎn))附帶答案詳解
- 銷(xiāo)售線纜技巧培訓(xùn)課件
- 山東海洋集團(tuán)有限公司招聘和招聘考試真題2024
- 2024年宿州市第二中學(xué)招聘教師筆試真題
- 2024年安康白河縣人民醫(yī)院招聘筆試真題
- 2025年廣東省中考生物試卷真題(含答案解析)
- 第10課+遼夏金元的統(tǒng)治(大概念教學(xué)課件)2024-2025學(xué)年高一歷史上冊(cè)教學(xué)課件(統(tǒng)編版2019)
- 2024年中國(guó)甘肅省能源行業(yè)調(diào)查報(bào)告
- 中國(guó)聚丙烯酰胺行業(yè)市場(chǎng)發(fā)展分析及前景趨勢(shì)與投資研究報(bào)告2025-2028版
- 青年教師教學(xué)工作坊組織計(jì)劃
- 中廣核培訓(xùn)課件
- 百度公司環(huán)境管理制度
- 特殊工時(shí)制管理制度
- 駐非洲員工管理制度
- 統(tǒng)編版三年級(jí)語(yǔ)文下冊(cè)同步高效課堂系列第一單元復(fù)習(xí)課件
- 2025年高考生物真題(安徽)含答案
評(píng)論
0/150
提交評(píng)論