




已閱讀5頁,還剩43頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
.,一、二極管與門和或門電路1與門電路,第二章邏輯門電路,2.1基本邏輯門電路,.,2或門電路,.,二、三極管非門電路,.,二極管與門和或門電路的缺點:(1)在多個門串接使用時,會出現(xiàn)低電平偏離標(biāo)準(zhǔn)數(shù)值的情況。(2)負(fù)載能力差,.,解決辦法:將二極管與門(或門)電路和三極管非門電路組合起來。,.,三、DTL與非門電路,工作原理:(1)當(dāng)A、B、C全接為高電平5V時,二極管D1D3都截止,而D4、D5和T導(dǎo)通,且T為飽和導(dǎo)通,VL=0.3V,即輸出低電平。(2)A、B、C中只要有一個為低電平0.3V時,則VP1V,從而使D4、D5和T都截止,VL=VCC=5V,即輸出高電平。所以該電路滿足與非邏輯關(guān)系,即:,2.2TTL邏輯門電路,一、TTL與非門的基本結(jié)構(gòu)及工作原理1TTL與非門的基本結(jié)構(gòu),.,2TTL與非門的邏輯關(guān)系,(1)輸入全為高電平3.6V時。T2、T3導(dǎo)通,VB1=0.73=2.1(V),由于T3飽和導(dǎo)通,輸出電壓為:VO=VCES30.3V這時T2也飽和導(dǎo)通,故有VC2=VE2+VCE2=1V。使T4和二極管D都截止。實現(xiàn)了與非門的邏輯功能之一:輸入全為高電平時,輸出為低電平。,.,該發(fā)射結(jié)導(dǎo)通,VB1=1V。所以T2、T3都截止。由于T2截止,流過RC2的電流較小,可以忽略,所以VB4VCC=5V,使T4和D導(dǎo)通,則有:VOVCC-VBE4-VD=5-0.7-0.7=3.6(V)實現(xiàn)了與非門的邏輯功能的另一方面:輸入有低電平時,輸出為高電平。綜合上述兩種情況,該電路滿足與非的邏輯功能,即:,(2)輸入有低電平0.3V時。,.,二、TTL與非門的開關(guān)速度,1TTL與非門提高工作速度的原理(1)采用多發(fā)射極三極管加快了存儲電荷的消散過程。,.,(2)采用了推拉式輸出級,輸出阻抗比較小,可迅速給負(fù)載電容充放電。,.,2TTL與非門傳輸延遲時間tpd,導(dǎo)通延遲時間tPHL從輸入波形上升沿的中點到輸出波形下降沿的中點所經(jīng)歷的時間。截止延遲時間tPLH從輸入波形下降沿的中點到輸出波形上升沿的中點所經(jīng)歷的時間。與非門的傳輸延遲時間tpd是tPHL和tPLH的平均值。即,一般TTL與非門傳輸延遲時間tpd的值為幾納秒十幾個納秒。,.,三、TTL與非門的電壓傳輸特性及抗干擾能力,1電壓傳輸特性曲線:Vo=f(Vi),.,(1)輸出高電平電壓VOH在正邏輯體制中代表邏輯“1”的輸出電壓。VOH的理論值為3.6V,產(chǎn)品規(guī)定輸出高電壓的最小值VOH(min)=2.4V。(2)輸出低電平電壓VOL在正邏輯體制中代表邏輯“0”的輸出電壓。VOL的理論值為0.3V,產(chǎn)品規(guī)定輸出低電壓的最大值VOL(max)=0.4V。(3)關(guān)門電平電壓VOFF是指輸出電壓下降到VOH(min)時對應(yīng)的輸入電壓。即輸入低電壓的最大值。在產(chǎn)品手冊中常稱為輸入低電平電壓,用VIL(max)表示。產(chǎn)品規(guī)定VIL(max)=0.8V。(4)開門電平電壓VON是指輸出電壓下降到VOL(max)時對應(yīng)的輸入電壓。即輸入高電壓的最小值。在產(chǎn)品手冊中常稱為輸入高電平電壓,用VIH(min)表示。產(chǎn)品規(guī)定VIH(min)=2V。(5)閾值電壓Vth電壓傳輸特性的過渡區(qū)所對應(yīng)的輸入電壓,即決定電路截止和導(dǎo)通的分界線,也是決定輸出高、低電壓的分界線。近似地:VthVOFFVON即ViVth,與非門關(guān)門,輸出高電平;ViVth,與非門開門,輸出低電平。Vth又常被形象化地稱為門檻電壓。Vth的值為1.3V1.V。,2幾個重要參數(shù),.,低電平噪聲容限VNLVOFF-VOL(max)0.8V-0.4V0.4V高電平噪聲容限VNHVOH(min)-VON2.4V-2.0V0.4V,TTL門電路的輸出高低電平不是一個值,而是一個范圍。同樣,它的輸入高低電平也有一個范圍,即它的輸入信號允許一定的容差,稱為噪聲容限。,3抗干擾能力,.,四、TTL與非門的帶負(fù)載能力,1輸入低電平電流IIL與輸入高電平電流IIH(1)輸入低電平電流IIL是指當(dāng)門電路的輸入端接低電平時,從門電路輸入端流出的電流。,可以算出:,產(chǎn)品規(guī)定IIL1.6mA。,.,(2)輸入高電平電流IIH是指當(dāng)門電路的輸入端接高電平時,流入輸入端的電流。有兩種情況。,寄生三極管效應(yīng):如圖(a)所示。這時IIH=PIB1,P為寄生三極管的電流放大系數(shù)。,由于p和i的值都遠(yuǎn)小于1,所以IIH的數(shù)值比較小,產(chǎn)品規(guī)定:IIH40uA。,倒置的放大狀態(tài):如圖(b)所示。這時IIH=iIB1,i為倒置放大的電流放大系數(shù)。,.,(1)灌電流負(fù)載,2帶負(fù)載能力,當(dāng)驅(qū)動門輸出低電平時,電流從負(fù)載門灌入驅(qū)動門。當(dāng)負(fù)載門的個數(shù)增加,灌電流增大,會使T3脫離飽和,輸出低電平升高。因此,把允許灌入輸出端的電流定義為輸出低電平電流IOL,產(chǎn)品規(guī)定IOL=16mA。由此可得出:,NOL稱為輸出低電平時的扇出系數(shù)。,.,(2)拉電流負(fù)載。,NOH稱為輸出高電平時的扇出系數(shù)。,產(chǎn)品規(guī)定IOH=0.4mA。由此可得出:,當(dāng)驅(qū)動門輸出高電平時,電流從驅(qū)動門拉出,流至負(fù)載門的輸入端。拉電流增大時,RC4上的壓降增大,會使輸出高電平降低。因此,把允許拉出輸出端的電流定義為輸出高電平電流IOH。,一般NOLNOH,常取兩者中的較小值作為門電路的扇出系數(shù),用NO表示。,.,五、TTL與非門舉例7400,7400是一種典型的TTL與非門器件,內(nèi)部含有4個2輸入端與非門,共有14個引腳。引腳排列圖如圖所示。,.,六、TTL門電路的其他類型,1非門,.,2或非門,.,3與或非門,.,在工程實踐中,有時需要將幾個門的輸出端并聯(lián)使用,以實現(xiàn)與邏輯,稱為線與。普通的TTL門電路不能進(jìn)行線與。為此,專門生產(chǎn)了一種可以進(jìn)行線與的門電路集電極開路門。,4集電極開路門(OC門),.,(1)實現(xiàn)線與。電路如右圖所示,邏輯關(guān)系為:,OC門主要有以下幾方面的應(yīng)用:,(2)實現(xiàn)電平轉(zhuǎn)換。如圖示,可使輸出高電平變?yōu)?0V。,(3)用做驅(qū)動器。如圖是用來驅(qū)動發(fā)光二極管的電路。,.,(1)當(dāng)輸出高電平時,RP不能太大。RP為最大值時要保證輸出電壓為VOH(min),由,OC門進(jìn)行線與時,外接上拉電阻RP的選擇:,得:,.,得:,(2)當(dāng)輸出低電平時,RP不能太小。RP為最小值時要保證輸出電壓為VOL(max),由,所以:RP(min)RPRP(max),.,(1)三態(tài)輸出門的結(jié)構(gòu)及工作原理。當(dāng)EN=0時,G輸出為1,D1截止,相當(dāng)于一個正常的二輸入端與非門,稱為正常工作狀態(tài)。當(dāng)EN=1時,G輸出為0,T4、T3都截止。這時從輸出端L看進(jìn)去,呈現(xiàn)高阻,稱為高阻態(tài),或禁止態(tài)。,5三態(tài)輸出門,.,三態(tài)門在計算機總線結(jié)構(gòu)中有著廣泛的應(yīng)用。(a)組成單向總線,實現(xiàn)信號的分時單向傳送.,(b)組成雙向總線,實現(xiàn)信號的分時雙向傳送。,(2)三態(tài)門的應(yīng)用,.,574LS系列為低功耗肖特基系列。674AS系列為先進(jìn)肖特基系列,它是74S系列的后繼產(chǎn)品。774ALS系列為先進(jìn)低功耗肖特基系列,是74LS系列的后繼產(chǎn)品。,七、TTL集成邏輯門電路系列簡介174系列為TTL集成電路的早期產(chǎn)品,屬中速TTL器件。274L系列為低功耗TTL系列,又稱LTTL系列。374H系列為高速TTL系列。474S系列為肖特基TTL系列,進(jìn)一步提高了速度。如圖示。,.,所以輸出為低電平。,一、NMOS門電路1NMOS非門,2.3MOS邏輯門電路,邏輯關(guān)系:(設(shè)兩管的開啟電壓為VT1=VT2=4V,且gm1gm2)(1)當(dāng)輸入Vi為高電平8V時,T1導(dǎo)通,T2也導(dǎo)通。因為gm1gm2,所以兩管的導(dǎo)通電阻RDS1RDS2,輸出電壓為:,.,(2)當(dāng)輸入Vi為低電平0V時,T1截止,T2導(dǎo)通。所以輸出電壓為VOH=VDD-VT=8V,即輸出為高電平。所以電路實現(xiàn)了非邏輯。,2NMOS門電路(1)與非門,(2)或非門,.,1邏輯關(guān)系:(設(shè)VDD(VTN+|VTP|),且VTN=|VTP|)(1)當(dāng)Vi=0V時,TN截止,TP導(dǎo)通。輸出VOVDD。(2)當(dāng)Vi=VDD時,TN導(dǎo)通,TP截止,輸出VO0V。,二、CMOS非門,CMOS邏輯門電路是由N溝道MOSFET和P溝道MOSFET互補而成。,.,(1)當(dāng)Vi2V,TN截止,TP導(dǎo)通,輸出VoVDD=10V。(2)當(dāng)2VVi5V,TN工作在飽和區(qū),TP工作在可變電阻區(qū)。(3)當(dāng)Vi=5V,兩管都工作在飽和區(qū),Vo=(VDD/2)=5V。(4)當(dāng)5VVi8V,TP工作在飽和區(qū),TN工作在可變電阻區(qū)。(5)當(dāng)Vi8V,TP截止,TN導(dǎo)通,輸出Vo=0V。可見:CMOS門電路的閾值電壓Vth=VDD/2,2電壓傳輸特性:(設(shè):VDD=10V,VTN=|VTP|=2V),.,3工作速度,由于CMOS非門電路工作時總有一個管子導(dǎo)通,所以當(dāng)帶電容負(fù)載時,給電容充電和放電都比較快。CMOS非門的平均傳輸延遲時間約為10ns。,.,(2)或非門,三、其他的CMOS門電路,1CMOS與非門和或非門電路(1)與非門,.,(3)帶緩沖級的門電路為了穩(wěn)定輸出高低電平,可在輸入輸出端分別加反相器作緩沖級。下圖所示為帶緩沖級的二輸入端與非門電路。L=,.,后級為與或非門,經(jīng)過邏輯變換,可得:,2CMOS異或門電路,由兩級組成,前級為或非門,輸出為,.,當(dāng)EN=1時,TP2和TN2同時截止,輸出為高阻狀態(tài)。所以,這是一個低電平有效的三態(tài)門。,3CMOS三態(tài)門,工作原理:當(dāng)EN=0時,TP2和TN2同時導(dǎo)通,為正常的非門,輸出,.,4CMOS傳輸門工作原理:(設(shè)兩管的開啟電壓VTN=|VTP|)(1)當(dāng)C接高電平VDD,接低電平0V時,若Vi在0VVDD的范圍變化,至少有一管導(dǎo)通,相當(dāng)于一閉合開關(guān),將輸入傳到輸出,即Vo=Vi。(2)當(dāng)C接低電平0V,接高電平VDD,Vi在0VVDD的范圍變化時,TN和TP都截止,輸出呈高阻狀態(tài),相當(dāng)于開關(guān)斷開。,.,1CMOS邏輯門電路的系列(1)基本的CMOS4000系列。(2)高速的CMOSHC系列。(3)與TTL兼容的高速CMOSHCT系列。2CMOS邏輯門電路主要參數(shù)的特點(1)VOH(min)=0.9VDD;VOL(max)=0.01VDD。所以CMOS門電路的邏輯擺幅(即高低電平之差)較大。(2)閾值電壓Vth約為VDD/2。(3)CMOS非門的關(guān)門電平VOFF為0.45VDD,開門電平VON為0.55VDD。因此,其高、低電平噪聲容限均達(dá)0.45VDD。(4)CMOS電路的功耗很小,一般小于1mW/門;(5)因CMOS電路有極高的輸入阻抗,故其扇出系數(shù)很大,可達(dá)50。,四、CMOS邏輯門電路的系列及主要參數(shù),.,一、TTL與CMOS器件之間的接口問題兩種不同類型的集成電路相互連接,驅(qū)動門必須要為負(fù)載門提供符合要求的高低電平和足夠的輸入電流,即要滿足下列條件:驅(qū)動門的VOH(min)負(fù)載門的VIH(min)驅(qū)動門的VOL(max)負(fù)載門的VIL(max)驅(qū)動門的IOH(max)負(fù)載門的IIH(總)驅(qū)動門的IOL(max)負(fù)載門的IIL(總),2.4集成邏輯門電路的應(yīng)用,.,(b)用TTL門電路驅(qū)動5V低電流繼電器,其中二極管D作保護(hù),用以防止過電壓。,二、TTL和CMOS電路帶負(fù)載時的接口問題,1對于電流較小、電平能夠匹配的負(fù)載可以直接驅(qū)動。(a)用TTL門電路驅(qū)動發(fā)光二極管LED,這時只要在電路中串接一個約幾百W的限流電阻即可。,.,2帶大電流負(fù)載,(a)可將同一芯片上的多個門并聯(lián)作為驅(qū)動器,如圖(a)所示。,(b)也可在門電路輸出端接三極管,以提高負(fù)載能力,如圖(b)所示。,.,(2)對于或非門及或門,多余輸入端應(yīng)接低電平,比如直接接地;也可以與有用的輸入端并聯(lián)使用。,三、多余輸入端的處理,(1)對于與非門及與門,多余輸入端應(yīng)接高電平,比如直接接電源正端,或通過一個上拉電阻(13kW)接電源正端;在前級驅(qū)動能力允許時,也可以與有用的輸入端并聯(lián)使用。,.,3一端消去或加上小圓圈,同時將相應(yīng)變量取反,其邏輯關(guān)系不變。,2任一條線一端上的小圓圈移到另一端,其邏輯關(guān)系不變。,2.5混合邏輯中邏輯符號的變換,1邏輯圖中任一條線的兩端同時加上或消去小圓圈,其邏輯關(guān)系不變。,.,本章小結(jié)1最簡單的門電路是二極管與門、或門和三極管非門。它們是集成邏輯門電路的基礎(chǔ)。2目前普遍使用的數(shù)字集成電路主要有兩大類,一類由NPN型三極管組成,簡稱TTL集成電路;另一類由MOSFET構(gòu)成,簡稱MOS集成電路。3TTL集成邏輯門電路的輸入級
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 行政管理2025年經(jīng)濟法概論試題及答案
- 投資項目資源利用效率的經(jīng)濟分析試題及答案
- 工程合同條款與執(zhí)行風(fēng)險分析試題及答案
- 行政管理經(jīng)濟法考點細(xì)分試題及答案
- 水電工程法律責(zé)任試題及答案
- 2025屆內(nèi)蒙古洲里市第九中學(xué)七年級數(shù)學(xué)第二學(xué)期期末統(tǒng)考模擬試題含解析
- 市政工程考試專業(yè)課試題及答案
- 行政管理經(jīng)濟法考點分布試題及答案
- 2025年工程項目管理考試復(fù)習(xí)寶典試題及答案
- 飲水試驗評估誤區(qū)解析
- 少先隊隊員知識考核試題參考(有答案)
- 《論教育》主要篇目課件
- 2023年智慧樹知到《大學(xué)生安全文化》答案全
- 山東師范大學(xué)形勢與政策期末復(fù)習(xí)題
- 《CMOS反相器的設(shè)計》課件
- 消防查驗合同范例
- 《中學(xué)生入學(xué)協(xié)議書》
- 園丁與木匠讀書分享
- 頭暈課件完整版本
- 軟件資格考試信息安全工程師(基礎(chǔ)知識、應(yīng)用技術(shù))合卷(中級)試卷與參考答案(2025年)
- 模擬法庭的劇本
評論
0/150
提交評論