時鐘發(fā)生器,DSP原理_第1頁
時鐘發(fā)生器,DSP原理_第2頁
時鐘發(fā)生器,DSP原理_第3頁
時鐘發(fā)生器,DSP原理_第4頁
時鐘發(fā)生器,DSP原理_第5頁
已閱讀5頁,還剩10頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

時鐘發(fā)生器時鐘發(fā)生器組成為C54xDSP提供時鐘信號一個內(nèi)部振蕩器一個鎖相環(huán)電路時鐘發(fā)生器的硬件連接?時鐘發(fā)生器可以采用兩種方法實現(xiàn):(1)使用具有內(nèi)部振蕩電路的晶體振蕩器(必須配置CLKMD引腳以使能內(nèi)部振蕩器)

(2)使用外部時鐘(可以采用封裝好的晶體振蕩器,此時內(nèi)部振蕩器無效)C54xDSP有兩種類型的PLL:硬件可配置的;軟件可編程的硬件可配置的PLL硬件配置的PLL:就是通過配置C54x的3個引腳CLKMD1、CLKMD2和CLKMD3的狀態(tài),來選定時鐘方式。

模式選擇引腳時鐘模式CLKMD1CLKMD2CLKMD3選項1選項2000使用外部時鐘源,PLL×3使用外部時鐘源,PLL×5110使用外部時鐘源,PLL×2使用外部時鐘源,PLL×4100使用內(nèi)部振蕩器,PLL×3使用內(nèi)部振蕩器,PLL×5010使用外部時鐘源,PLL×1.5使用外部時鐘源,PLL×4.5001使用外部時鐘源,時鐘頻率除以2使用外部時鐘源,時鐘頻率除以2111使用內(nèi)部振蕩器,時鐘頻率除以2使用內(nèi)部振蕩器,時鐘頻率除以2101使用外部時鐘源,PLL×1使用外部時鐘源,PLL×1011停止模式停止模式軟件可配置的PLL具有軟件可編程PLL的DSP器件可以選用兩種時鐘方式之一來配置:

(1)PLL模式—倍頻:CLKIN×倍頻系數(shù)(從0.25~15共31個)(2)DIV模式—分頻:CLKIN除以2或41.復位時的時鐘模式(由3個外部引腳的狀態(tài)所決定)CLKMD1CLKMD2CLKMD3CLKMD復位值時鐘模式000E007h使用內(nèi)部振蕩器,PLL×150019007h使用內(nèi)部振蕩器,PLL×100104007h使用內(nèi)部振蕩器,PLL×51001007h使用內(nèi)部振蕩器,PLL×2110F007h使用內(nèi)部振蕩器,PLL×11110000h使用內(nèi)部振蕩器,1/2(禁止PLL)101F000h使用內(nèi)部振蕩器,1/4(禁止PLL)011-保留(旁路模式)軟件可編程PLL的方法:對16位存儲器映射時鐘模式寄存器(CLKMD)編程加載PLL,以配置所要求的時鐘方式。CLKMD(地址為58h):包含定時器的控制和狀態(tài)位位名稱功能15~12PLLMULPLL乘法系數(shù)(乘法器)。11PLLDIVPLL乘法系數(shù)(除法器)。10~3PLLCOUNTPLL計數(shù)器值。每16個輸入時鐘CLKIN到來后PLL計數(shù)器減1。(提供牽引時間:從PLL工作到PLL提供穩(wěn)定時鐘所需的時間)PLL計數(shù)器可以用于確保處理器直到PLL鎖定之后才被鎖定,以便只有有效的時鐘信號送到DSP2PLLON/OFFPLL開/關。與PLLNDIV一起使能或禁止時鐘發(fā)生器的PLL部分PLLON/OFFPLLNDIVPLL狀態(tài)

00關

01開

10開

11開1PLLNDIVPLL時鐘發(fā)生器選擇。PLLNDIV=0時,工作在分頻器(DIV)模式PLLNDIV=1時,工作在PLL模式0PLLSTATUSPLL狀態(tài)。表示時鐘發(fā)生器的工作模式:PLLSTATUS=0時,分頻器(DIV)模式PLLSTATUS=1時,PLL模式PLL的乘法系數(shù)(CLKOUT=CLKIN×乘法系數(shù))PLLNDIVPLLDIVPLLMUL乘法系數(shù)0X0~140.5(/2)0X150.25(/4)100~14PLLMUL+110151(旁路)110或偶數(shù)(PLLMUL+1)÷211奇數(shù)PLLMUL÷42.軟件可編程PLL的編程注意事項(1)使用PLLCOUNT可編程鎖定定時器PLL鎖定定時器是一個減1計數(shù)器每16個CLKIN計數(shù)器減1鎖定延遲時間可以設置為0~4080(255×16)個CLKIN周期。公式

TCLKIN為輸入時鐘周期,LockupTime為所要求的PLL鎖定時間。為了安全,也可以將PLLCOUNT設置為全1,即最大值(2)時鐘模式由DIV模式轉換為PLL模式通過修改PLLMUL、PLLDIV和PLLNDIV位來完成只有在DIV模式時,才能改變以下幾個值:PLLMUL,PLLCOUNT,PLLON/OFF一旦PLLNDIV位被置1,PLLCOUNT定時器開始減計數(shù)直到0。當完成了PLL模式轉換時,CLKMD的PLLSTATUS位讀為1。例:C549DSP轉換DIV模式為PLL×3模式,輸入CLKIN頻率為13MHz,并且PLLCOUNT=18(十進制):19us/(16/13M)≈16<18STM#0010000010010111b,CLKMD(3)時鐘模式由PLL模式轉換為DIV模式通過加載CLKMD寄存器來完成PLLNDIV=0,選擇DIV模式設置PLLMUL位從PLL模式轉換為DIV模式時,會在一個短暫的延遲后完成這兩種模式之間的轉換

,所以不用設置PLLCOUNT當完成了DIV模式轉換時,CLKMD寄存器的PLLSTATUS位讀為0例:從PLL×3模式→DIV/2模式。

STM#0b,CLKMD;轉換為DIV模式TstStatu:LDMCLKMD,AAND#01b,A;查詢PLLSTATUS位

BCTstStatu,ANEQ;ANEQ表示(A)≠0

(4)改變PLL乘法系數(shù)

(思想:PLL→DIV→PLL,因為只有在DIV模式時,才能改變以下幾個值:PLLMUL,PLLCOUNT,PLLON/OFF)步驟:

(1)清除PLLNDIV位為0,選擇DIV模式。

(2)查詢PLLSTATUS位,直到該位變?yōu)?,表示DIV模式有效。

(3)修改CLKMD,設置PLLMUL、PLLDIV和PLLNDIV位,以獲得所期望的頻率乘法系數(shù)。

(4)設置PLLCOUNT位為所期望的鎖定時間。

注:在除以2模式和除以4模式之間的轉換是不可能的。為了轉換這兩種模式,時鐘發(fā)生器必須首先設置為PLL模式,然后設置回期望的除數(shù)配置的DIV模式。例:將時鐘模式從PLL×(X)轉換為PLL×1:

STM#0b,CLKMD;轉換為DIV模式TstStatu:

LDMCLKMD,AAND#1b,A;查詢PLLSTATUS位

BCTstStatu,ANEQSTM#0000001111101111b,CLKMD

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論