數(shù)電實(shí)驗(yàn)報(bào)告_第1頁
數(shù)電實(shí)驗(yàn)報(bào)告_第2頁
數(shù)電實(shí)驗(yàn)報(bào)告_第3頁
數(shù)電實(shí)驗(yàn)報(bào)告_第4頁
數(shù)電實(shí)驗(yàn)報(bào)告_第5頁
已閱讀5頁,還剩3頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

8/8數(shù)電實(shí)驗(yàn)報(bào)告實(shí)驗(yàn)2組合邏輯電路(半加器全加器及邏輯運(yùn)算)

一、實(shí)驗(yàn)?zāi)康?/p>

1.掌握組合邏輯電路的功能測(cè)試。

2.驗(yàn)證半加器和全加器的邏輯功能。

3.學(xué)會(huì)二進(jìn)制數(shù)的運(yùn)算規(guī)律。

二、實(shí)驗(yàn)儀器及材料

1.Dais或XK實(shí)驗(yàn)儀一臺(tái)

2.萬用表一臺(tái)

3.器件:74LS00三輸入端四與非門3片

74LS86三輸入端四與或門1片

74LS55四輸入端雙與或門1片

三、預(yù)習(xí)要求

1.預(yù)習(xí)組合邏輯電路的分析方法。

2.預(yù)習(xí)用與非門和異或門構(gòu)成的半加器、全加器的工作原理。

3.學(xué)習(xí)二進(jìn)制數(shù)的運(yùn)算。

四、實(shí)驗(yàn)內(nèi)容

1.組合邏輯電路功能測(cè)試。

圖2-1

⑴用2片74LS00組成圖2-1所示邏輯電路。為便于接線和檢查,在圖中要注明芯片編號(hào)及各引腳對(duì)應(yīng)的編號(hào)。

⑵圖中A、B、C接電平開關(guān),Y1、Y2接發(fā)光管顯示。

⑶按表2-1要求,改變A、B、C的狀態(tài)填表并寫出Y1、Y2邏輯表達(dá)式。

⑷將運(yùn)算結(jié)果與實(shí)驗(yàn)比較。

(5)實(shí)驗(yàn)過程及實(shí)驗(yàn)圖:

1)連線圖:

2)實(shí)驗(yàn)圖:

(6)實(shí)驗(yàn)總結(jié):

用兩片74ls00芯片可實(shí)現(xiàn)如圖電路功能

2.測(cè)試用異或門(74LS86)和與非門組成的半加器的邏輯功能。

根據(jù)半加器的邏輯表達(dá)式可知,半加器Y是A、B的異或,而進(jìn)位Z是A、B相與,

故半加器可用一個(gè)集成異或門和二個(gè)與非門組成如圖2-2。

圖2-2

⑴在實(shí)驗(yàn)儀上用異或門和與門接成以上電路。A、B接電平開關(guān)S,Y、Z接電平顯示。

⑵按表2-2要求改變A、B狀態(tài),填表。

1)管腳圖:

2)實(shí)驗(yàn)圖

(4)實(shí)驗(yàn)總結(jié):用異或門(74LS86)和與非門可組成半加器

3.測(cè)試全加器的邏輯功能。

⑴寫出圖2-3電路的邏輯表達(dá)式。

⑵根據(jù)邏輯表達(dá)式列真值表。

⑶根據(jù)真值表畫邏輯函數(shù)SiCi的卡諾圖。

Si=

Ci=

圖2-3⑷填寫表2-3各點(diǎn)狀態(tài)。

⑸按原理圖選擇與非門并接線進(jìn)行測(cè)試,將測(cè)試結(jié)果記入表2-4,并與上表進(jìn)行比較看邏輯功能是否一致。

表2-4

(6)實(shí)驗(yàn)過程及實(shí)驗(yàn)圖:

1)引腳圖:

2)實(shí)驗(yàn)圖:

(7)實(shí)驗(yàn)總結(jié):

3個(gè)74ls00芯片可構(gòu)成全加器

4.測(cè)試用異或、與或和非門組成的全加器的邏輯功能。

全加器可以用兩個(gè)半加器和兩個(gè)與門一個(gè)或門組成,在實(shí)驗(yàn)中,常用一塊雙異或門、一個(gè)與或門和一個(gè)非門實(shí)現(xiàn)。

⑴畫出用異或門、與或非門和與門實(shí)現(xiàn)全加器的邏輯電路圖,寫出邏輯表達(dá)式。

⑵找出異或門、與或非門和與門器件,按自己畫出的圖接線。接線時(shí)注意與或非門中不

用的與門輸入端接地。

⑶當(dāng)輸入端Ai、Bi、Ci-1為下列情況時(shí),用萬用表測(cè)量Si和Ci的電位并將其轉(zhuǎn)為邏輯狀態(tài)填入表2-5。

(4)實(shí)驗(yàn)過程及實(shí)驗(yàn)圖:

Si=A⊕B⊕C

Ci=AB+BC+AC

引腳圖:

實(shí)驗(yàn)圖:

實(shí)驗(yàn)3觸發(fā)器

一、實(shí)驗(yàn)?zāi)康?/p>

1.熟悉并掌握R-S、D、J-K觸發(fā)器的構(gòu)成,工作原理和功能測(cè)試方法。

2.學(xué)會(huì)正確使用觸發(fā)器集成芯片。

3.了解不同邏輯功能FF相互轉(zhuǎn)換的方法。

二、實(shí)驗(yàn)儀器及材料

1.雙蹤示波器一臺(tái)

2.Dais或XK實(shí)驗(yàn)儀一臺(tái)

3.器件74LS00二輸入端四與非門1片

74LS74雙D觸發(fā)器1片

74LS112雙J-K觸發(fā)器1片

二、實(shí)驗(yàn)內(nèi)容

1.基本R-SFF功能測(cè)試:

兩個(gè)TTL與非門首尾相接構(gòu)成的基本R-SFF的電路如圖3-1所示。

⑴試按下面的順序在/Sd,/Rd端加信號(hào):

/Sd=0/Rd=1

/Sd=1/Rd=1

/Sd=1/Rd=0

/Sd=1/Rd=1

觀察并記錄FF的Q、/Q端的狀態(tài),將結(jié)果填入下表3-1中,并說明在上述各種輸入狀態(tài)下,F(xiàn)F執(zhí)行的功能?

圖3-1基本R-SFF電路

⑵/Sd接低電平,/Rd端加脈沖。

⑶/Sd接高電平,/Rd端加脈沖。

⑷令/Rd=/Sd,/Sd端加脈沖。

記錄并觀察⑵、⑶、⑷三各情況下,Q、/Q端的狀態(tài)。從中你能否總結(jié)出基本R-SFF的Q、/Q端的狀態(tài)改變和輸入端Sd,Rd的關(guān)系。

⑸當(dāng)/Sd,/Rd都接低電平時(shí),觀察Q、/Q端的狀態(tài)。當(dāng)/Sd,/Rd同時(shí)由低電平跳為高電平時(shí),注意觀察Q、/Q端的狀態(tài)。重復(fù)3~5次看Q、/Q端的狀態(tài)是否相同,以正確理解“不定”狀態(tài)的含義。

(6)實(shí)驗(yàn)過程:

1)引腳圖:

2)實(shí)驗(yàn)圖:

2.維持一阻塞型D發(fā)器功能測(cè)試。

雙D型正沿邊維持一阻塞型觸發(fā)器74LS74的邏輯符號(hào)如圖3-2所示

圖3-2DFF邏輯符號(hào)

圖中/Sd,/Rd為異步置位1端,置0端(或稱異步置位,復(fù)位端)。CP為時(shí)鐘脈沖端。

試按下面步驟做實(shí)驗(yàn):

⑴分別在/Sd,/Rd端加低電平,觀察并記錄Q、/Q端的狀態(tài)。

⑵令/Sd,/Rd端為高電平,D端分別接高,低電平,用點(diǎn)動(dòng)脈沖作為CP,觀察并記錄當(dāng)CP為0、↑、1、↓時(shí)Q端狀態(tài)的變化。

⑶當(dāng)/Sd=/Rd=1、CP=0(或CP=1),改變D端信號(hào),觀察Q端的狀態(tài)是否變化?整理上述實(shí)驗(yàn)數(shù)據(jù),將結(jié)果填入下表3-2中。

⑷/Sd=/Rd=1,將D和Q端相連,CP加連續(xù)脈沖,用雙蹤示波器觀察并記錄Q相對(duì)于CP的波形。

(5)實(shí)驗(yàn)過程及實(shí)驗(yàn)圖:

1)引腳圖:

2)實(shí)驗(yàn)圖:

3.負(fù)邊沿J-K觸發(fā)器功能測(cè)試

雙J-K負(fù)邊沿觸發(fā)器74LS112芯片的邏輯符號(hào)如圖3-3所示。

圖3-3J-KFF邏輯符號(hào)

自擬實(shí)驗(yàn)步驟,測(cè)試其功能,并將結(jié)果填入下表3-3中。若令J=K=1時(shí),CP端加連續(xù)脈沖,用雙蹤示波器觀察Q~CP波形,和DFF的D和Q端相連時(shí)觀察到的Q端的波型相比較,有何異同點(diǎn)?

4.觸發(fā)器功能轉(zhuǎn)換

⑴將D觸發(fā)器和J-K觸發(fā)器轉(zhuǎn)換成T'觸發(fā)器,列出表達(dá)式,畫出實(shí)驗(yàn)電路圖。

⑵接入連續(xù)脈沖,觀察各觸發(fā)器CP及Q端波形。比較兩者關(guān)系。⑶自擬實(shí)驗(yàn)數(shù)據(jù)表并填寫之。(4)實(shí)驗(yàn)過程及實(shí)驗(yàn)圖

Qn+1=J/Qn+/KQn令J=1,K=1;Qn+1=/Qn

2)實(shí)驗(yàn)圖:

四、實(shí)驗(yàn)報(bào)告

1.整理實(shí)驗(yàn)數(shù)據(jù)、圖表并對(duì)實(shí)驗(yàn)結(jié)果進(jìn)行分析討論。

2.寫出實(shí)驗(yàn)內(nèi)容3、4的實(shí)驗(yàn)步驟及表達(dá)式。

D觸發(fā)器:DQ

n=+1

JK觸發(fā)器:nnnQKQJQ

+=+1

3.畫出實(shí)驗(yàn)4的電路圖及相應(yīng)表格。

4.總結(jié)各類觸發(fā)器特點(diǎn)。

實(shí)驗(yàn)4時(shí)序電路

一、實(shí)驗(yàn)?zāi)康?/p>

1.掌握常用時(shí)序電路分析,設(shè)計(jì)及測(cè)試方法。

2.訓(xùn)練獨(dú)立進(jìn)行實(shí)驗(yàn)的技能。二、實(shí)驗(yàn)儀器及材料料

1.雙蹤示波器一臺(tái)2.Dais或XK實(shí)驗(yàn)儀

一臺(tái)3.器件74LS73雙J-K觸發(fā)器

2片74LS174雙D觸發(fā)器1片74LS10三輸入三與非門

1片

三、實(shí)驗(yàn)內(nèi)容

1.異步二進(jìn)制計(jì)數(shù)器⑴按圖4-1接線

圖4-1

⑵由CP端輸入單脈沖,測(cè)試并記錄Q1~Q4端狀態(tài)及波形。

⑶試將異步二進(jìn)制加法計(jì)數(shù)改為減法計(jì)數(shù),參考加法計(jì)數(shù)器,要求實(shí)驗(yàn)并記錄。(4)實(shí)驗(yàn)過程及實(shí)驗(yàn)圖:

1)

4Q~1Q:0000→0001→0010→0011→0100→0101→0110→0111→1000→1001→1010→1011→1100→1101→1110→1111→00002)減法計(jì)數(shù)器:

4Q~1Q:1111→1110→1101→1100→1011→1010→1001→1000→0111→0110→0101→0100→0011→0010→0001→0000

2.異步二一十進(jìn)制加法計(jì)數(shù)器

⑴按圖4-2接線。

圖4-2

QA、QB、QC、QD四個(gè)輸出端分別接發(fā)光二極管顯示,復(fù)位端R接入單脈沖,CP接連續(xù)脈沖。

⑵在CP端接連續(xù)脈沖,觀察CP、QA、QB、QC及QD的波形,并畫出它們的波形。

⑶將圖4-1改為一個(gè)異步二一十進(jìn)制減法計(jì)數(shù)器,并畫出CP、QA、QB、QC及QD的波形。

(4)實(shí)驗(yàn)過程及實(shí)驗(yàn)圖:

1)實(shí)驗(yàn)圖:

3.自循環(huán)移位寄存器一環(huán)形計(jì)數(shù)器。

⑴按圖4-3接線,將A、B、C、D置為1000,用單脈沖計(jì)數(shù),記錄各觸發(fā)器狀態(tài)。

圖4-3

改為連續(xù)脈沖計(jì)數(shù),并將其中一個(gè)狀態(tài)為“0”的觸發(fā)器置為“1”(模擬干擾信號(hào)作用的結(jié)果),觀察記數(shù)器能否正常工作。分析原因。

ABCD依次顯示:1000→1100→1110→1111→0111→0011→0001→0000→1000,能正常工作

⑵按圖4-4接線,現(xiàn)非門用74LS10三輸入端三與非門重復(fù)上述實(shí)驗(yàn),對(duì)比實(shí)驗(yàn)結(jié)果,總結(jié)關(guān)于自啟動(dòng)的體會(huì)。

圖4-4

(3)實(shí)驗(yàn)過程及實(shí)驗(yàn)圖:

四、實(shí)驗(yàn)報(bào)告

1.畫出實(shí)驗(yàn)內(nèi)容要求的波形及記錄表格。

2.總結(jié)時(shí)序電路特點(diǎn)。

時(shí)序電路具有如下特點(diǎn):

(1)路由組合電路和存儲(chǔ)電路組成。

(2)電路中存在反饋,因而電路的工作狀態(tài)與時(shí)間因素相關(guān),即時(shí)序電路的輸出由電路的輸入和電路原來的狀態(tài)共同決定。

實(shí)驗(yàn)5集成計(jì)數(shù)器

一、實(shí)驗(yàn)?zāi)康?/p>

1.熟悉集成計(jì)數(shù)器邏輯功能和各控制端作用。

2.掌握計(jì)數(shù)器使用方法。

二、實(shí)驗(yàn)儀器有為材料

1.雙蹤示波器一臺(tái)

2.Dais或XK實(shí)驗(yàn)儀一臺(tái)

3.器件74LS290十進(jìn)制計(jì)數(shù)器2片

三、實(shí)驗(yàn)內(nèi)容及步驟

1.集成計(jì)數(shù)器74LS290功能測(cè)試。

74LS290是二一五一十進(jìn)制異步計(jì)數(shù)器。邏輯簡(jiǎn)圖為圖5-1所示。

圖5-174LS290邏輯圖

74LS290具有下述功能:

⑴直接置0(R0⑴·R0⑵=1),

直接置9(R9⑴·R9⑵=1)

⑵二進(jìn)制計(jì)數(shù)(CP1輸入QA輸出)

⑶五進(jìn)制計(jì)數(shù)(CP2輸入QDQAQB輸出)

⑷十進(jìn)制計(jì)數(shù)(兩種接法如圖5-2A、B所示)。

圖5-2十進(jìn)制計(jì)數(shù)器

(5)實(shí)驗(yàn)圖:

2.計(jì)數(shù)器連接

分別用2片74LS290計(jì)數(shù)器連接成二位數(shù)五進(jìn)制、十進(jìn)制計(jì)數(shù)器。

⑴畫出連線電路圖。

⑵按圖接線,并將輸出端接到數(shù)碼顯示器的相應(yīng)輸入端,用單脈沖作為輸入脈沖驗(yàn)證設(shè)計(jì)是否正確。

⑶畫出四位計(jì)數(shù)器連接圖并總結(jié)多級(jí)計(jì)數(shù)器連接規(guī)律。

(4)實(shí)驗(yàn)過程及實(shí)驗(yàn)圖:

十進(jìn)制:

3.任意進(jìn)制計(jì)數(shù)器設(shè)計(jì)方法。

采用脈沖反饋法(稱復(fù)位法或置位法),可用74LS290組成任意模(M)計(jì)數(shù)器。圖5-3是用74LS290實(shí)現(xiàn)模7計(jì)數(shù)器的兩種方案,圖(A)采用復(fù)位法,即計(jì)數(shù)計(jì)到M異步清0,圖(B)采用置位法,即計(jì)數(shù)計(jì)到M-1異步置0。

圖5

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論