OrCAD仿真實(shí)操訓(xùn)練_第1頁(yè)
OrCAD仿真實(shí)操訓(xùn)練_第2頁(yè)
OrCAD仿真實(shí)操訓(xùn)練_第3頁(yè)
OrCAD仿真實(shí)操訓(xùn)練_第4頁(yè)
OrCAD仿真實(shí)操訓(xùn)練_第5頁(yè)
已閱讀5頁(yè),還剩414頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、Name:鍵入項(xiàng)目名稱,如 swthLocation:點(diǎn) Browse選擇項(xiàng)目名保存的路徑,如 F:mydesignCreate a New Project Using:工程項(xiàng)目后續(xù)處理功能選擇:nAnalog or Mixed-signal Circuitn 本工程以后將進(jìn)行數(shù)/?;旌戏抡鎛PC Board Wizardn 本工程以后將用來(lái)進(jìn)行印刷版圖設(shè)計(jì)nProgrammable Logic Wizard 本工程以后將用于可編程器件的設(shè)計(jì)(在9.2版本已經(jīng)不支持)nSchematic本工程只進(jìn)行原理圖設(shè)計(jì)在Create a New Project Using復(fù)選框中選擇Analog or

2、Mixed-Signal Circuit單擊“OK”出現(xiàn)”Create PSpice Project”對(duì)話窗口選擇”Create a blank proj”,然后點(diǎn)“OK”. 建立一個(gè)空項(xiàng)目。放置階層引腳Place partPlace wirePlace net namePlace BusPlace junctionPlace power放置階層放置端口放置分頁(yè)圖紙間的接口Place GND繪制無(wú)電氣性質(zhì)符號(hào)添加文字指示管腳不連接放置總線引出管腳1、建立電路網(wǎng)表(執(zhí)行PSpice/Create Netlist命令)執(zhí)行PSpice/Create Netlist命令CAD現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子

3、技術(shù)實(shí)驗(yàn)基本性能分析統(tǒng)計(jì)性能分析最壞情況(產(chǎn)品率)分析軟件本身提供的模型庫(kù)交互方式建立器件模型網(wǎng)上下載器件模型模擬信號(hào)源數(shù)字信號(hào)源現(xiàn)代電子技術(shù)實(shí)驗(yàn)Project :建立新項(xiàng)目建立新項(xiàng)目Design:建立新建立新PCB文件文件Labrary:建立新器件庫(kù)文件建立新器件庫(kù)文件VHDL File:建立新建立新VHDL文件文件Text File:建立新文本文件建立新文本文件Pspice Library:Pspice 器件庫(kù)器件庫(kù)對(duì)于新建的工程,應(yīng)選擇對(duì)于新建的工程,應(yīng)選擇Project,而后進(jìn)入而后進(jìn)入 現(xiàn)代電子技術(shù)實(shí)驗(yàn)Name:項(xiàng)目命名項(xiàng)目命名Analog or Mixed-signal Circu

4、it:本項(xiàng)目進(jìn)行數(shù):本項(xiàng)目進(jìn)行數(shù)/模混合仿真。?;旌戏抡妗C Board Wizard:本項(xiàng)目以后:本項(xiàng)目以后將用來(lái)進(jìn)行印刷版圖設(shè)計(jì)。將用來(lái)進(jìn)行印刷版圖設(shè)計(jì)。Programable Logic Wizard:本:本項(xiàng)目以后將用于可編程器件的項(xiàng)目以后將用于可編程器件的設(shè)計(jì)。設(shè)計(jì)。Schmetic:本項(xiàng)目只進(jìn)行原理:本項(xiàng)目只進(jìn)行原理圖繪制。圖繪制。Location:為項(xiàng)目選擇存放路徑為項(xiàng)目選擇存放路徑。 現(xiàn)代電子技術(shù)實(shí)驗(yàn)單選項(xiàng)要選擇此項(xiàng)單選項(xiàng)要選擇此項(xiàng)現(xiàn)代電子技術(shù)實(shí)驗(yàn)項(xiàng)目管理器項(xiàng)目管理器行為紀(jì)錄行為紀(jì)錄工具欄工具欄項(xiàng)目名項(xiàng)目名繪圖頁(yè)面繪圖頁(yè)面現(xiàn)代電子技術(shù)實(shí)驗(yàn)前三個(gè)視窗進(jìn)入前三個(gè)視窗進(jìn)入Captu

5、re平臺(tái)自動(dòng)處于打開(kāi)狀態(tài),可點(diǎn)擊命令欄的平臺(tái)自動(dòng)處于打開(kāi)狀態(tài),可點(diǎn)擊命令欄的Window中相應(yīng)的子命令使其中任一項(xiàng)激活并處于最前端。中相應(yīng)的子命令使其中任一項(xiàng)激活并處于最前端。Browse和和Part Edit 需要由需要由Edit窗口命令菜單打開(kāi)。窗口命令菜單打開(kāi)。 現(xiàn)代電子技術(shù)實(shí)驗(yàn)放置元件放置元件(PART)放置總線出入口(放置總線出入口(bus entry)防止短路)防止短路放置總線(放置總線(bus)放置電源放置電源(Power, GND)放置層次電路塊(放置層次電路塊(hierarchical block)放置層次電路的接口管腳(放置層次電路的接口管腳(Hierarchical Pi

6、n)放置不同原理圖之間接口(放置不同原理圖之間接口(Off-Page Connector)放置普通端口(放置普通端口(PORT)放置網(wǎng)路別名(放置網(wǎng)路別名(net alias)放置導(dǎo)線(放置導(dǎo)線(Wire)放置接點(diǎn)(放置接點(diǎn)(juntion)放置非連接標(biāo)志(放置非連接標(biāo)志(No Connect)繪圖工具現(xiàn)代電子技術(shù)實(shí)驗(yàn)(1)選中原理圖編輯窗口,出現(xiàn)工具欄)選中原理圖編輯窗口,出現(xiàn)工具欄(2)放置元件可以有三種方法)放置元件可以有三種方法 A、菜單、菜單 Place Part B、按工具欄上的、按工具欄上的 鍵鍵. C、用熱鍵、用熱鍵 P現(xiàn)代電子技術(shù)實(shí)驗(yàn)器件庫(kù)分類:(1).非商品化器件Analo

7、g Breakout Source Sourcestm special(2)商品化器件以器件名命名以公司名命名器件及符號(hào):library是器件庫(kù),含器件及符號(hào)。 PSpice庫(kù)的器件有仿真模型器件庫(kù)的路徑:用于仿真的器件要取自用于仿真的器件要取自PSpice文件夾文件夾器件庫(kù)路徑:program files/orcad/capture/library/PSpice現(xiàn)代電子技術(shù)實(shí)驗(yàn)不同類型的器件各以不同的字母為代號(hào)不同類型的器件各以不同的字母為代號(hào)D1120NQ04512U2LM7413274615+-V+V-OUTOS1OS2引腳名引腳名:R31k21三極管:三極管:e、b、c運(yùn)放:運(yùn)放:1、

8、2、3、4、5、6、7電阻、電容、二級(jí)管:電阻、電容、二級(jí)管:1、2Q1MPS3703現(xiàn)代電子技術(shù)實(shí)驗(yàn)當(dāng)前項(xiàng)目的器件庫(kù)們器件庫(kù)中的器件選中的器件選中的器件符號(hào)選中的器件符號(hào)Add Library:增加庫(kù)增加庫(kù)Remove Library:刪除庫(kù)刪除庫(kù)Part Search:搜索器件搜索器件現(xiàn)代電子技術(shù)實(shí)驗(yàn)選中器件置于繪圖頁(yè)面選中器件置于繪圖頁(yè)面1右鍵菜單可翻轉(zhuǎn)、編輯器件屬性、編右鍵菜單可翻轉(zhuǎn)、編輯器件屬性、編輯、輯、copy、paste、delete器件等。器件等。對(duì)選中器件按對(duì)選中器件按del鍵刪除鍵刪除使用使用Ctrl+C、Ctrl+V把元件從剪切把元件從剪切板復(fù)制到當(dāng)前位置。板復(fù)制到當(dāng)前

9、位置。選中想要復(fù)制的元件。按住選中想要復(fù)制的元件。按住 Ctrl 鍵,鍵,同時(shí)用鼠標(biāo)左鍵點(diǎn)住選中的元件拖曳到同時(shí)用鼠標(biāo)左鍵點(diǎn)住選中的元件拖曳到需要的位置,即可復(fù)制一個(gè)元件需要的位置,即可復(fù)制一個(gè)元件現(xiàn)代電子技術(shù)實(shí)驗(yàn)時(shí)間:S,秒電流:A,安培電壓:V,伏頻率:Hz,赫茲電阻: ,歐姆電容:F,法拉電感:H,亨利功率:W,瓦特現(xiàn)代電子技術(shù)實(shí)驗(yàn)1、用鼠標(biāo)雙擊元件需要編輯的屬性,激活編輯窗口、用鼠標(biāo)雙擊元件需要編輯的屬性,激活編輯窗口2、用鼠標(biāo)雙擊元件本身,激活編輯窗口、用鼠標(biāo)雙擊元件本身,激活編輯窗口3、在元件上雙擊鼠標(biāo)左鍵,從彈出的菜單中選擇編、在元件上雙擊鼠標(biāo)左鍵,從彈出的菜單中選擇編輯屬性輯屬

10、性4、選中元件后,選擇菜單、選中元件后,選擇菜單Edit Properties現(xiàn)代電子技術(shù)實(shí)驗(yàn)1、選中原理圖編輯窗口,出現(xiàn)工具欄、選中原理圖編輯窗口,出現(xiàn)工具欄2、開(kāi)始放置導(dǎo)線可以有三種方法、開(kāi)始放置導(dǎo)線可以有三種方法 A、菜單、菜單 PlaceWire C、用熱鍵、用熱鍵 W B、按工具欄上的、按工具欄上的 鍵鍵. 3、在導(dǎo)線起點(diǎn)處,點(diǎn)一下鼠標(biāo)左鍵后松開(kāi)、在導(dǎo)線起點(diǎn)處,點(diǎn)一下鼠標(biāo)左鍵后松開(kāi)4、導(dǎo)線需要轉(zhuǎn)彎時(shí),可以點(diǎn)一下鼠標(biāo)左鍵、導(dǎo)線需要轉(zhuǎn)彎時(shí),可以點(diǎn)一下鼠標(biāo)左鍵5、在導(dǎo)線結(jié)束接點(diǎn)上,點(diǎn)一下數(shù)鼠標(biāo)左鍵,在點(diǎn)、在導(dǎo)線結(jié)束接點(diǎn)上,點(diǎn)一下數(shù)鼠標(biāo)左鍵,在點(diǎn)右鍵執(zhí)行右鍵執(zhí)行end wire命令。命令?,F(xiàn)

11、代電子技術(shù)實(shí)驗(yàn)Net name(網(wǎng)絡(luò)編號(hào)),任意導(dǎo)線或器件引線都有net name,是電器連接的依據(jù)?,F(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)1、選中原理圖編輯窗口,使工具欄出現(xiàn)2、開(kāi)始放置節(jié)點(diǎn)可以有三種方法 A、菜單 Place Junction B、按工具欄上的 鍵. C、用熱鍵 J3、在需要節(jié)點(diǎn)的地方,可以點(diǎn)一下鼠標(biāo)左鍵就可以放置一個(gè)節(jié)點(diǎn)。現(xiàn)代電子技術(shù)實(shí)驗(yàn)V6VACVSFFMV9FM = VAMPL = VOFF = FC = MOD = VEXPVDCV41Vac0VdcV5TD = TF = PW = PER = V1 = TR = V2 = VPWLVSINV8TD1 = V1 = TD2

12、 = TC1 = V2 = TC2 = V30VdcV7FREQ = VAMPL = VOFF = VPLUSE從從source庫(kù)中選擇需用的電源庫(kù)中選擇需用的電源 (source庫(kù)的電源由真正的意義)庫(kù)的電源由真正的意義)1.直接接于電路2.用Place net alias連接3.用Place off-page connector 連接4.從CAPSYM庫(kù)中取電源符號(hào)繪制電路時(shí)詳細(xì)說(shuō)明繪制電路時(shí)詳細(xì)說(shuō)明 接地(接地(source庫(kù)的地有真庫(kù)的地有真正的意義)正的意義) 用Place Ground取用接地符號(hào)端口連接用端口連接用2、3項(xiàng)項(xiàng)0現(xiàn)代電子技術(shù)實(shí)驗(yàn)1.直接選中相關(guān)項(xiàng)目修改。直接選中相關(guān)

13、項(xiàng)目修改。2.選中后雙擊出現(xiàn)屬性設(shè)置框,設(shè)置相關(guān)選中后雙擊出現(xiàn)屬性設(shè)置框,設(shè)置相關(guān)內(nèi)容。內(nèi)容。3.執(zhí)行執(zhí)行Option/Design Template 出現(xiàn)設(shè)置框,出現(xiàn)設(shè)置框,在在Title Block中輸入中輸入TitleBlock015中任一中任一項(xiàng),可選中不同的圖紙標(biāo)題欄。項(xiàng),可選中不同的圖紙標(biāo)題欄?,F(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)OrCAD Capture現(xiàn)代電子技術(shù)實(shí)驗(yàn)培訓(xùn)目標(biāo):培訓(xùn)目標(biāo):現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)OrCAD 的基礎(chǔ)知識(shí)現(xiàn)代電子技術(shù)實(shí)驗(yàn)*.tch技術(shù)檔文件*.gbt光繪文件*.llbPCB 封裝庫(kù)文件*.log *

14、.lis記錄說(shuō)明文件*.tpl板框文件*.sf策略檔文件OrCAD 軟件包含的庫(kù)現(xiàn)代電子技術(shù)實(shí)驗(yàn)1、*.olb-Capture 專用的圖形符號(hào)庫(kù)專用的圖形符號(hào)庫(kù) 只有電氣特性,沒(méi)有仿真特性的庫(kù)。此類庫(kù)沒(méi)有相應(yīng)的*.lib 庫(kù),且器件屬性中沒(méi)有PspiceTemplate 屬性。能夠利用PSpice 進(jìn)行仿真的庫(kù)。此類庫(kù)有相應(yīng)的*.lib 庫(kù),且器件屬性中有PspiceTemplate 屬性?,F(xiàn)代電子技術(shù)實(shí)驗(yàn)2、*.lib-PSpice 仿真庫(kù)仿真庫(kù) 利用Spice 語(yǔ)言對(duì)Capture 中的圖形符號(hào)進(jìn)行功能定義與描述,可以編輯。3、*.llb-PCB Layout 器件封裝庫(kù) OrCAD La

15、yout 提供3000 多個(gè)國(guó)際標(biāo)準(zhǔn)的器件封裝。現(xiàn)代電子技術(shù)實(shí)驗(yàn)一、一、 Capture 設(shè)計(jì)過(guò)程設(shè)計(jì)過(guò)程現(xiàn)代電子技術(shù)實(shí)驗(yàn)二、二、 Capture 操作環(huán)境操作環(huán)境現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)三、三、 Capture 設(shè)計(jì)參數(shù)設(shè)置設(shè)計(jì)參數(shù)設(shè)置 Capture 的環(huán)境參數(shù)包括: 1、系統(tǒng)屬性。 2、設(shè)計(jì)模板兩大類?,F(xiàn)代電子技術(shù)實(shí)驗(yàn)系統(tǒng)屬性包括(OptionsPreferences):現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn) 系統(tǒng)設(shè)計(jì)模板參數(shù)包括系統(tǒng)設(shè)計(jì)模板參數(shù)包括(OptionsDesign Template):現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)四、四、 新建新建Project(create a de

16、sign project)現(xiàn)代電子技術(shù)實(shí)驗(yàn)在菜單欄中選擇filenewProject:現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)五、五、 開(kāi)始繪制電路圖開(kāi)始繪制電路圖現(xiàn)代電子技術(shù)實(shí)驗(yàn)1、 Place part(放置器件)(放置器件) 在Capture 中,調(diào)用器件非常方便,即使您不清楚器件在庫(kù)中的名稱,也可以很容易查找并調(diào)出使用。使用Capture CIS 還可以讓您通過(guò)Internet 到Cadence 的數(shù)據(jù)庫(kù)(包含1 萬(wàn)多個(gè)器件信息)里查找器件。現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)2、 連線及放置數(shù)據(jù)總線連線及放置數(shù)據(jù)總線(Place wire or bus)現(xiàn)代電子技術(shù)實(shí)驗(yàn)3、 放置

17、網(wǎng)絡(luò)名稱放置網(wǎng)絡(luò)名稱(place net name)現(xiàn)代電子技術(shù)實(shí)驗(yàn)4、 放置電源和地放置電源和地(place power or GND)現(xiàn)代電子技術(shù)實(shí)驗(yàn)5、 放置階層及階層管腳放置階層及階層管腳現(xiàn)代電子技術(shù)實(shí)驗(yàn)點(diǎn)擊Place Hierarchical Block,調(diào)出如下對(duì)話框:現(xiàn)代電子技術(shù)實(shí)驗(yàn) 放置好階層后,接下來(lái)就是放置階層的管腳。放置階層管腳時(shí),必須保證階層被選中。點(diǎn)擊Place Pin,調(diào)出下示對(duì)話框:現(xiàn)代電子技術(shù)實(shí)驗(yàn)6、 放置端口與分頁(yè)圖紙間的接口放置端口與分頁(yè)圖紙間的接口現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)7、 添加文字(place text) 點(diǎn)擊place text按鈕點(diǎn)擊pla

18、ce text按鈕,系統(tǒng)彈出如下對(duì)話框:現(xiàn)代電子技術(shù)實(shí)驗(yàn)六、六、 原理圖繪制后續(xù)處理原理圖繪制后續(xù)處理 原理圖繪制好之后,接下來(lái)就是對(duì)電路圖進(jìn)行DRC 檢測(cè),生成網(wǎng)表及材料清單。下面,我們將逐一討論。 注意:對(duì)原理圖進(jìn)行后續(xù)處理,在Capture 中必須切換到專案管理窗口下,并且選*.DSN文件?,F(xiàn)代電子技術(shù)實(shí)驗(yàn)1、 DRC 檢測(cè)(Design Rules Check)點(diǎn)擊按鈕 或(ToolsDesign Rules Check), 調(diào)出如下設(shè)置對(duì)話框:現(xiàn)代電子技術(shù)實(shí)驗(yàn)Action:Scope:Check Selection:DRC 只檢查你選擇的部分Check entire design:D

19、RC 檢查整個(gè)原理圖 Use instances(preferred):使用當(dāng)前屬性(建議)Mode: Check design rules:進(jìn)行DRC 檢測(cè) Delete existing DRC marker:刪除DRC 檢測(cè)標(biāo)志現(xiàn)代電子技術(shù)實(shí)驗(yàn) Create DRC markers for warnings: Check off-page connector connection:檢測(cè)分頁(yè)圖紙間接口的連接性。在警告的地方放置標(biāo)志。檢測(cè)階層端口的連接性。 Check hierarchical port connection:Report:DRC 檢測(cè)的內(nèi)容現(xiàn)代電子技術(shù)實(shí)驗(yàn)Report id

20、entical part references:報(bào)告同樣的器件序號(hào)。Report invalid packaging:報(bào)告無(wú)效的封裝Report hierarchical ports and off-page connection:報(bào)告階層端口和分頁(yè)圖紙間接口的連接Check unconnected net:檢測(cè)未連接的網(wǎng)絡(luò)?,F(xiàn)代電子技術(shù)實(shí)驗(yàn)Check SDT compatibility:檢測(cè)對(duì)于SDT 文件的兼容性。Report all net name:報(bào)告所有網(wǎng)絡(luò)名稱。現(xiàn)代電子技術(shù)實(shí)驗(yàn)2、 與DRC 檢測(cè)相對(duì)應(yīng)的自動(dòng)排序功能 通常,一名設(shè)計(jì)者都需要對(duì)自己設(shè)計(jì)的原理圖中的器件編號(hào)進(jìn)行從新排

21、序。Capture 提供自動(dòng)排序功能,允許你對(duì)原理圖重新排序。 點(diǎn)擊 (或ToolsAnnotate),調(diào)出如下對(duì)話框:現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)3、 Capture 另一個(gè)重要的功能是自動(dòng)更新器件或網(wǎng)絡(luò)的屬性現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)屬性文件的格式如下(可以用記事本編輯,存為文本文件即可):Value PCB Footprint74LS00 14DIP30074LS138 16DIP30074LS163 16DIP3008259A 28DIP600現(xiàn)代電子技術(shù)實(shí)驗(yàn)4、生成網(wǎng)絡(luò)表對(duì)于Capture 來(lái)說(shuō),生成網(wǎng)絡(luò)表是它

22、的另一項(xiàng)特殊功能。在Capture 中,可以生成多種格式的(共39 種),以滿足各種不 同 EDA 軟件的要求。點(diǎn)擊 或ToolsCreate Netlist,調(diào)出如下對(duì)話框:現(xiàn)代電子技術(shù)實(shí)驗(yàn)在對(duì)話框中選擇您需要的EDA 軟件格式,點(diǎn)擊確定即可生成相應(yīng)的網(wǎng)絡(luò)表?,F(xiàn)代電子技術(shù)實(shí)驗(yàn)5、生成材料清單對(duì)于原理圖來(lái)說(shuō),最后的一個(gè)步驟應(yīng)該是產(chǎn)生材料清單。點(diǎn)擊 或ToolsCross Reference,產(chǎn)生交互參考報(bào)表,調(diào)出如下對(duì)話框:現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)Sort output by part value, then by reference:先報(bào)告Value 后報(bào)告reference,并按v

23、alue 排序 Sort output by reference designator, then by value:先報(bào)告reference 后報(bào)告Value,并按reference 排序Report the X and Y coordinates of all parts:報(bào)告器件的X、Y 坐標(biāo)Report unused parts in multiple part packages:報(bào)告一個(gè)封裝里沒(méi)有使用的器件現(xiàn)代電子技術(shù)實(shí)驗(yàn)點(diǎn)擊 或ToolsBill of Materials產(chǎn)生材料清單,彈出如下對(duì)話框:現(xiàn)代電子技術(shù)實(shí)驗(yàn)Line Item Definition:定義材料清單的內(nèi)容 Pl

24、ace each part entry on a separate:材料清單中每個(gè)器件信息占一行Include File:在材料清單中是否加入其他文件現(xiàn)代電子技術(shù)實(shí)驗(yàn)6、建立器件圖形符號(hào)庫(kù)用戶另一個(gè)關(guān)心的問(wèn)題是有關(guān)圖形符號(hào)庫(kù)的新建問(wèn)題。新建圖形符號(hào),先新建圖形符號(hào)庫(kù), 在菜單中選擇Filenewlibrary,然后在專案管理視窗中選中庫(kù),點(diǎn)擊右鍵,選擇New part,即可?,F(xiàn)代電子技術(shù)實(shí)驗(yàn)器件的名稱器件在原理圖中編號(hào)的首字母器件相對(duì)應(yīng)的封裝一個(gè)器件封裝中包含多少個(gè)器件封裝中的器件都一樣封裝中的器件不一樣以字母區(qū)別封裝中的多個(gè)器件以數(shù)字區(qū)別封裝中的多個(gè)器件現(xiàn)代電子技術(shù)實(shí)驗(yàn)7、Part mana

25、ge (Capture CIS)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)數(shù)據(jù)庫(kù)中的表表中的器件現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)一直到導(dǎo)出網(wǎng)標(biāo)為止,最終完全掌握Capture?,F(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)Analog or Mixed-signal Circuit 本項(xiàng)目以后將進(jìn)行數(shù)/?;旌戏抡鍼C Board Wizard 本項(xiàng)目以后將用來(lái)進(jìn)行印刷版圖設(shè)計(jì)Programmable Logic Wizard 本項(xiàng)目以后將用于可編程器件的設(shè)計(jì)(在9.2版本已經(jīng)不支持)Schematic:本項(xiàng)

26、目只進(jìn)行原理圖設(shè)計(jì)Location:項(xiàng)目存儲(chǔ)路徑在菜單欄中選擇filenewProject:Capture的Project是用來(lái)管理相關(guān)文件及屬性的。新建Project的同時(shí),Capture會(huì)自動(dòng)創(chuàng)建相關(guān)的文件,如DSN、OPJ文件等,根據(jù)創(chuàng)建的Project類型的不同,生成的文件也不盡相同。根據(jù)不同后續(xù)處理的要求,新建Project時(shí)必須選擇相應(yīng)的類型。Capture支持四種不同的Project類型。現(xiàn)代電子技術(shù)實(shí)驗(yàn)雙擊現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)系統(tǒng)控制菜單標(biāo)題欄工具欄菜單欄工作區(qū)狀態(tài)欄記錄窗口現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)

27、實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)Place partPlace wirePlace net namePlace BusPlace junctionPlace power放置階層放置端口放置分頁(yè)圖紙間的接口Place gnd放置階層引腳繪制無(wú)電氣性質(zhì)符號(hào)添加文字指示管腳不連接放置總線引出管腳繪圖工具欄功能介紹進(jìn)入Schematic窗口,則在窗口右邊會(huì)出現(xiàn)下圖的工具欄:現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)part現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)

28、實(shí)驗(yàn)3、Design Cache庫(kù):是在繪制原理圖的過(guò)程 中自動(dòng)形成的,用于存放當(dāng)前電路圖繪制中采用的各種元器件符號(hào),包括使用后已刪除的。4、CAPSYM庫(kù):主要用于存放繪制Power, Ground, Off-Page Connector, Hierarchical Port, Title Block的元器件符號(hào)。注:如果要進(jìn)行電路模擬,電路圖使用的元器件符號(hào)必需從Capture/Library/PSpice子目錄下的元器件符號(hào)庫(kù)中調(diào)用?,F(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)在放置元件的狀態(tài)下,單擊右鍵,彈出如下的選項(xiàng)如果中器件放置過(guò)程中需要調(diào)整器件的方向,可以單擊鼠標(biāo)右鍵選擇菜單

29、操作完成。結(jié)束取放操作水平翻轉(zhuǎn)垂直翻轉(zhuǎn)逆時(shí)針旋轉(zhuǎn)90度編輯元器件屬性放大視窗縮小視窗跳到指定位置現(xiàn)代電子技術(shù)實(shí)驗(yàn)MOSFETIGBT現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)Power現(xiàn)代電子技術(shù)實(shí)驗(yàn)果要用其它的接地符號(hào),必須將其名稱改為0.現(xiàn)代電子技術(shù)實(shí)驗(yàn)ground現(xiàn)代電子技術(shù)實(shí)驗(yàn)數(shù)字邏輯0和1、地接地符號(hào)電壓符號(hào)不用于pspice仿真的電路現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)值現(xiàn)代電子技術(shù)實(shí)驗(yàn)根據(jù)電路設(shè)計(jì)的需要放置器件在合理的位置現(xiàn)代電子技術(shù)實(shí)驗(yàn)junction,把鼠標(biāo)移動(dòng)到交叉點(diǎn)并點(diǎn)擊左鍵即可。在繪制過(guò)程中,按住shift鍵,可繪制任意角度的線?,F(xiàn)代電子技術(shù)實(shí)驗(yàn)線與連線之間必須通過(guò)總線引入線連接?,F(xiàn)

30、代電子技術(shù)實(shí)驗(yàn)2.3.6 元器件屬性編輯元器件屬性參數(shù):固有屬性和用戶自定義屬性參數(shù)名和參數(shù)值元器件屬性參數(shù)修改的主要兩個(gè)方法:屬性參數(shù)編輯器屬性參數(shù)修改對(duì)話框現(xiàn)代電子技術(shù)實(shí)驗(yàn)選中一個(gè)或多個(gè)元件,單擊鼠標(biāo)右鍵選擇Edit Properties或選擇Edit/Properties命令或雙擊待修改的元器件對(duì)元件屬性進(jìn)行編輯。在編輯對(duì)話框中有7張標(biāo)簽,單擊“Part”標(biāo)簽,再用鼠標(biāo)單擊要編輯的“Reference”和“Value”列下的相應(yīng)表格進(jìn)行編輯元件的參考名稱元件的取值屬性參數(shù)編輯器修改屬性事先要選中某一個(gè)參數(shù)項(xiàng)現(xiàn)代電子技術(shù)實(shí)驗(yàn)此外此外,也可以直接對(duì)要編輯的屬性進(jìn)行雙擊,在彈出的對(duì)話框?qū)傩赃M(jìn)

31、行編輯屬性參數(shù)修改對(duì)話框現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)元器件常用修改屬性:元器件常用修改屬性:基本無(wú)源元件(R, C等):Value, Reference商品化半導(dǎo)體器件(Q等):Reference數(shù)字邏輯器件:Part Reference, Reference, Designator現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)總線的引出線不必定義網(wǎng)絡(luò)別名現(xiàn)代電子技術(shù)實(shí)驗(yàn)字說(shuō)明等、修改電路圖、電路圖的處理和結(jié)果輸出現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)在已有電路基礎(chǔ)上創(chuàng)建單擊OK, 就會(huì)出現(xiàn)項(xiàng)目管理窗口。在File標(biāo)簽中,有Design Resources(設(shè)計(jì)資源)項(xiàng)目名.d

32、sn SCHEMATIC1PAGE1,雙擊PAGE1,電路圖繪制窗口就出現(xiàn)了?,F(xiàn)代電子技術(shù)實(shí)驗(yàn)雙擊現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)系統(tǒng)屬性設(shè)置(Options-Preferences):系統(tǒng)顏色設(shè)置設(shè)置柵格的顯示模式設(shè)置放大與縮小的倍數(shù) 繪制時(shí)的選擇設(shè)置一些雜項(xiàng)的設(shè)置,如線寬等有關(guān)文本編輯的一些項(xiàng)目設(shè)置板級(jí)仿真的設(shè)置現(xiàn)代電子技術(shù)實(shí)驗(yàn)系統(tǒng)設(shè)計(jì)模板參數(shù)設(shè)置(OptionsDesign Template):字體的設(shè)置標(biāo)題欄的設(shè)置設(shè)置圖紙的大小圖紙邊框的設(shè)定與顯示 設(shè)置階層的屬性 與SDT文件兼容性的設(shè)置 現(xiàn)代電子技術(shù)實(shí)驗(yàn)

33、現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)根層電路圖子層電路圖:繪制子電路圖繪制層次方塊放置層次管腳連接層次方塊放置層次端口現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)階層模塊在原理圖上的編號(hào)階層模塊的類型:Schematic ViewVHDLEDIFProjectPs

34、pice ModelPspice Stimulus階層模塊包含的原理圖名稱階層模塊包含的原理圖的文件名即存儲(chǔ)路徑現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)Scalar 表示一般電信號(hào)Bus 表示總線信號(hào),這時(shí)name項(xiàng)必須符合總線信號(hào)名稱,如總線名m.n3 State 將該I/O端點(diǎn)設(shè)定為三態(tài)管腳Bidirectional 雙向管腳Input 輸入管腳Open Collector 集電極輸出管腳Open Emitter 發(fā)射極輸出管腳Output 輸出管腳Passive無(wú)方向,無(wú)源管腳Power 電源管腳現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)填入端口名稱現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子

35、技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)30現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)常會(huì)有很多張的繪圖頁(yè)。這時(shí)我們往往回實(shí)用模塊化和層次化的電路設(shè)計(jì)概念來(lái)處理并解決問(wèn)題?,F(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)注意:放置階層管腳時(shí),必須選定子電路的方框圖GND 、Vcc、Vee為PowerVi 、AMP2的Vo1為inputVo2、AMP1的Vo1為output現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)

36、實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)制元器件狀態(tài)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子

37、技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)點(diǎn)擊“確定”按鈕現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)

38、現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)繪制電路圖繪制電路圖(CAPTURE)進(jìn)行電路混合仿真進(jìn)行電路混合仿真(PSPICE A/D)VHDL仿真仿真(EXPRESS)編寫(xiě)編寫(xiě)VHDL(EXPRESS)設(shè)計(jì)電路板設(shè)計(jì)電路板(LAYOUT)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)數(shù)?;旌戏抡骖愋偷腸apture視窗其他類型的capture視窗現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)source 庫(kù)的VDCAnalog 庫(kù)的Rdiode庫(kù)的IN5225現(xiàn)代電子技術(shù)實(shí)驗(yàn)請(qǐng)看演示請(qǐng)看演示現(xiàn)代電子技術(shù)

39、實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)定位光標(biāo)在下一個(gè)采樣點(diǎn)啟動(dòng)光標(biāo)定位光標(biāo)在下一個(gè)波峰定位光標(biāo)在下一個(gè)波谷定位光標(biāo)在最大值定位光標(biāo)在下一個(gè)斜率最大值定位光標(biāo)在下一個(gè)數(shù)字轉(zhuǎn)折點(diǎn)定位光標(biāo)在上一個(gè)數(shù)字轉(zhuǎn)折點(diǎn)定位光標(biāo)在最小值標(biāo)注光標(biāo)位置的坐標(biāo)X軸取對(duì)數(shù)坐標(biāo)Y軸取對(duì)數(shù)坐標(biāo)FFT變換添加觀測(cè)信號(hào)添加文本顯示采樣點(diǎn)添加復(fù)合觀測(cè)信號(hào)現(xiàn)代電子技術(shù)實(shí)驗(yàn)source 庫(kù)的VAC其它元件來(lái)自analog 庫(kù)現(xiàn)代電子技術(shù)實(shí)驗(yàn)請(qǐng)看演示請(qǐng)看演示.現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)HzVHzA現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)1、分析類型選擇 AC SWEEP/NOISE2、設(shè)置中選擇 Gernal Settings3、AC 掃描類型選擇 以十

40、為底的對(duì)數(shù) 起始頻率設(shè)為 10K 結(jié)束頻率設(shè)為 10G 每單位取樣點(diǎn)數(shù)設(shè)為104、Noise Analysis 中選使能 輸出端為 :V(OUT2) 參考電源為:V1 噪聲報(bào)告間隔為:30 現(xiàn)代電子技術(shù)實(shí)驗(yàn)ZHV2ZHV2ZHV現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)SOURCE庫(kù)VSINBIPOLAR庫(kù)40235現(xiàn)代電子技術(shù)實(shí)驗(yàn)1、分析類型 選中Bias Point2、設(shè)置中 選中General Setting3、是否包含詳細(xì)信息 (針對(duì)每一個(gè)器件)4、是否進(jìn)行靈敏度 分析(需要填寫(xiě)分 析誰(shuí)的靈敏度)5、是否計(jì)算小信號(hào)直流增益(即進(jìn)行傳輸特性分析) 需要填寫(xiě)輸入輸出點(diǎn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)

41、靈敏度介紹靈敏度介紹元件靈敏度元件靈敏度S(T,X) 是指電路特性參數(shù)T對(duì)元器件X的值絕對(duì)變化的靈敏度(即元件X取值的變化對(duì)電路參數(shù)T的影響量)。數(shù)學(xué)表示為例:相對(duì)靈敏度相對(duì)靈敏度Sn 是指電路特性參數(shù)T對(duì)元器件X的值相對(duì)變化為1%情況下的靈敏度。仿真后可以在輸出文件中看到分析的結(jié)果(Pspice A/D環(huán)境中菜單viewoutput file)XTXTS),(100XSSn0V110VdcR16koutoutR24k)()()()(),()()(0)(),(211121212112212122212121211212111RRRVRRRVRRVRRRRVRVRVSRRRVRRRVRRRRVR

42、VRVSoutoutoutout;現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)source 庫(kù)的VSIN現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)請(qǐng)看演示請(qǐng)看演示.現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)屬性名代表的意思默認(rèn)單位V1 或 I1初始值V 或 AV2 或 I2脈動(dòng)值V 或 ATD初始延遲時(shí)間STR上升延時(shí)間STF下降延時(shí)間SPW脈沖的寬度時(shí)間SPER周期S例子:以VPULSE為例 設(shè)置V1=0,V2=2V,TD=2ms, TR=1ms, TF=2ms,PW=4ms,PER=10ms;則VPULSE的波形為:現(xiàn)代電子技術(shù)實(shí)驗(yàn)屬性名代表的意思默認(rèn)單位VOFF或IOFF直流偏移量V或AVAMPL或IAMPL 振幅V或

43、AFREP頻率HzTD延遲時(shí)間SDF阻尼系數(shù)1/SPHASE相位延遲度例子:以VSIN為例 設(shè)置VOFF=1V,frep=1meg VAMPL=2V, TD=1us, DF=100K,PHASE=0;則VSIN的波形為:現(xiàn)代電子技術(shù)實(shí)驗(yàn)屬性名代表的意思默認(rèn)單位V1 或I1初始值V 或AV2 或I2脈動(dòng)值V 或ATD1起始延遲時(shí)間STC1上升時(shí)間常數(shù)()STD2持續(xù)延遲時(shí)間STC2下降時(shí)間常數(shù)()S例子:以VEXP為例 設(shè)置V1=0V,V2=2V, TD1=1us, TC1=0.2us,TD2=5us,TC2=0.5us 波形為:/tey現(xiàn)代電子技術(shù)實(shí)驗(yàn)屬性名代表的意思默認(rèn)單位T1第一個(gè)樣點(diǎn)的時(shí)

44、間SV1第一個(gè)樣點(diǎn)的取值V 或 AT2第二個(gè)樣點(diǎn)的時(shí)間SV2第二個(gè)樣點(diǎn)的取值V 或 AT3第三個(gè)樣點(diǎn)的時(shí)間SV3第三個(gè)樣點(diǎn)的取值V 或 ATn第 n 個(gè)樣點(diǎn)的時(shí)間SVn第 n 個(gè)樣點(diǎn)的取值V 或 A分段線形波通過(guò)給出的樣點(diǎn)值分段線形波通過(guò)給出的樣點(diǎn)值,采用插值的方法勾畫(huà)出整個(gè)脈沖采用插值的方法勾畫(huà)出整個(gè)脈沖例子:以VPWL為例設(shè)置 T1=0,V1=0V; T2=2us,V2=1V; T3=3us,V3=4V; T4=6us,V2=0V;現(xiàn)代電子技術(shù)實(shí)驗(yàn)屬性名代表的意思默認(rèn)單位TSF時(shí)間基準(zhǔn)值SVSF 或 ISF電壓或電流基準(zhǔn)值V 或 AFIRST NPAIRS第一個(gè)轉(zhuǎn)折點(diǎn)的坐標(biāo)對(duì)(TSF,IS

45、F)SECOND NPAIRS第二個(gè)轉(zhuǎn)折點(diǎn)的坐標(biāo)對(duì)(TSF,ISF)THIRD NPAIRS第三個(gè)轉(zhuǎn)折點(diǎn)的坐標(biāo)對(duì)(TSF,ISF)REPEAT VALUE重復(fù)次數(shù)次數(shù)例子:例子:以VPWL_ENH為例 TSF=1us, VSF=1V; FIRST NPAIRS=(0,-5) SECOND NPAIRS=(1,5) THIRD NPAIRS=(2,-5) REPEAT VALUE=2現(xiàn)代電子技術(shù)實(shí)驗(yàn)屬性名代表的意思默認(rèn)單位VOFF或IOFF直流偏移量V或AVAMPL或IAMPL振幅V或AFC載波頻率HzMOD調(diào)制指數(shù)無(wú)FM調(diào)制信號(hào)頻率HzValue =Voff +Vampl * sin(2* F

46、c * t + Mod*sin(2* Fm * t) )例子:例子:以以VSFFM為例為例Voff=1v,Vampl=5vFc=2k,Fm=300HzMod=5波形如下波形如下:現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)1、分析類型選擇 DC SWEEP2、設(shè)置中首先選中 Primary Sweep A、掃描變量選擇電壓源 電壓源的名字為V1 B、掃描類型選擇線性 開(kāi)始為 0V 結(jié)束為 5V 增量為 0.1V現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)結(jié)果如下:結(jié)果如下:現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)現(xiàn)代電子技術(shù)實(shí)驗(yàn)2-1、分析類型選擇 AC Sweep/Noise2-2、設(shè)置中首先選中 General Setting2-3、掃描類型選擇 以十為底對(duì)數(shù) 開(kāi)始為 1Hz 結(jié)束為 10MEG 增量為 10Hz 以上設(shè)置相當(dāng)于以上設(shè)置相當(dāng)于普通的交流分析設(shè)置普通的交流分析設(shè)置現(xiàn)代電子技術(shù)實(shí)驗(yàn)2-4、設(shè)置中再選中 Paramet

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論