


付費下載
下載本文檔
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
FPGA開發(fā)流程詳細(xì)解析1.FPGA開發(fā)流程:●電路設(shè)計與設(shè)計輸入●仿真驗證:利用Xilinx集成的仿真工具足矣●邏輯綜合:利用XST(XilinxSynthesisTool)工具●布局布線:利用Xilinx的ImplementationTool工具●FPGA配置下載:利用iMPACT工具2.時序標(biāo)注文件是指SDF(StandardDelayFormatTimingAnnotation)文件,在Xilinx公司的FPGA/CPLD設(shè)計中使用“.sdf”作為時序標(biāo)注文件的擴(kuò)展名,而在Altera公司的FPGA設(shè)計中使用“.sdo”作為時序標(biāo)注文件的擴(kuò)展名。它在仿真過程的主要作用就是在SDF標(biāo)注文件中對每一個底層邏輯門提供了3種不同的延時值,分別是典型延時值、最小延時值和最大延時值,用于進(jìn)行靜態(tài)時序分析(STA)仿真驗證。3.綜合在FPGA/CPLD設(shè)計中的作用是是將寄存器傳輸層的的結(jié)構(gòu)描述轉(zhuǎn)化為邏輯層的結(jié)構(gòu)描述,以及將邏輯層的結(jié)構(gòu)描述轉(zhuǎn)化為電路的結(jié)構(gòu)描述。綜合步驟的輸入是HDL源代碼,輸出是邏輯網(wǎng)表。4.ModelSim仿真器是基于事件驅(qū)動的,它可以用來仿真Verilog語言,也可以用來仿真VHDL語言,同時也支持兩種語言的混合仿真。5.根據(jù)設(shè)計階段不同,仿真可以分為RTL行為級仿真、綜合后門級功能仿真和時序仿真等三大類型。6.ModelSim提供的調(diào)試手段與工具有以下幾種:●在源文件窗口中設(shè)置斷點或者單步執(zhí)行?!裼^察波形測量時間?!裨跀?shù)據(jù)流窗口中瀏覽設(shè)計的物理連接。●查看或者初始化存儲器?!穹治龇抡嫘省!駵y試代碼覆蓋率?!癫ㄐ伪容^。7.HDLBencher的Xilinx版本可以支持VHDL語言輸入、VerilogHDL語言輸入和Xilinx原理圖輸入等3種輸入方法。8.實現(xiàn)(Implement)是將設(shè)計的邏輯網(wǎng)表信息轉(zhuǎn)換成所選器件的底層模塊與硬件原語,將設(shè)計映射到器件結(jié)構(gòu)上,進(jìn)行布局布線,達(dá)到在選定器件上實現(xiàn)設(shè)計的目的。9.實現(xiàn)主要分為3個步驟:●轉(zhuǎn)換邏輯網(wǎng)表(Translate):將多個設(shè)計文件合并為一個網(wǎng)表●映射到器件單元(Map):將網(wǎng)表中的邏輯符號(門)組裝到物理元件(CLB和IOB)中●布局布線(Place&Route):將元件放置到器件中,并將其連接起來,同時提取出時序數(shù)據(jù),并生成各種報告10.實現(xiàn)前應(yīng)該設(shè)計實現(xiàn)約束條件:約束條件一般包括管腳鎖定、時鐘約束、全局時鐘、第二全局時鐘、分組約束和物理特性約束等信息。ISE中可以使用約束編輯器(ConstraintsEditor)生成約束文件(UCF)。11.FPGA的設(shè)計指導(dǎo)原則:面積和速度的平衡與互換原則、硬件原則、系統(tǒng)原則、同步設(shè)計原則12.ISE中的HDLEditor工具包括的Verilog和VHDL三大語言模板大致可以分為下列4個項目:器件實例化、語法模板、綜合模板、用戶自定模板13.XST(XilinxSynthesisTechnology)是XilinxISE內(nèi)嵌的綜合工具。XST的輸入文件一般是HDL源文件,并且XST已經(jīng)支持Verilog和VHDL混合語言源代碼輸入;XST的輸出文件是NGC網(wǎng)表,XST的報告文件是Log文件。14.XST的綜合約束文件是XCF(XSTConstraintFile),而布局布線階段最重要約束文件是用戶約束文件UCF(UserConstraintFile)。15.XST綜合主要分為以下3個步驟:HDL源代碼分析、HDL代碼綜合、底層優(yōu)化16.Xilinx全局時鐘資源必須滿足的重要原則是:“使用IBUFG或IBUFGDS的充分必要條件是信號從專用全局時鐘管腳輸入”。即,當(dāng)某個信號從全局時鐘管腳輸入,不論它是否為時鐘信號,都必須使用IBUFG或IBUFGDS;如果對某個信號使用了IBUFG或IBUFGDS硬件原語,則這個信號必定是從全局時鐘管腳輸入的。17.BUFGP相當(dāng)于IBUFG和BUFG的組合,所以BUFGP的使用也必須遵循上述的原則。18.全局時鐘資源的例化方法大概可分為兩種:在程序中直接例化全局時鐘資源、通過綜合階段約束或者實現(xiàn)階段約束完成對全局時鐘資源的使用19.簡述全局時鐘資源與第二全局時鐘資源的概念與基本使用方法。同步時序電路基于時鐘觸發(fā)沿設(shè)計,對時鐘的周期、占空比、延時、抖動提出了更高的要求。為了滿足同步時序設(shè)計的要求,一般在FPGA/CPLD設(shè)計中采用全局時鐘資源驅(qū)動設(shè)計的主時鐘,以達(dá)到最低的時鐘抖動和延遲。第二全局時鐘資源,也叫長線資源。它是分布在芯片的行、列的柵欄(Bank)上,一般采用銅、鋁工藝,其長度和驅(qū)動能力僅次于全局時鐘資源。與全局時鐘相似,第二全局時鐘資源直接同IOB、CLB、BlockSelectRAM等邏輯單元連接,第二全局時鐘信號的驅(qū)動能力和時鐘抖動延遲等指標(biāo)僅次于全局時鐘信號。Xilinx全局時鐘資源的使用方法有以下5種:IBUFG+BUFG的使用方法、IBUFGDS+BUFG的使用方法、.BUFG+DCM+BUFG的使用方法、Logic+BUFG的使用方法、Logic+DCM+BUFG的使用方法第二全局時鐘資源的使用方法一般是在Xilinx
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 針灸中醫(yī)適宜技術(shù)課件
- 金融工程積木分析法課件
- 野生菌課件教學(xué)課件
- 酒文化課件結(jié)束語
- “硬漢風(fēng)尚”男性戶外用品電商平臺商業(yè)計劃書
- 中國低溫酒店項目投資可行性研究報告
- 配件管理課件視頻
- 中國應(yīng)急照明燈行業(yè)市場供需格局及投資規(guī)劃建議報告
- 2025年中國魚糜(熟肉)制品市場供需現(xiàn)狀及投資戰(zhàn)略研究報告
- 2025年中國紫外超快加工裝備行業(yè)投資潛力分析及行業(yè)發(fā)展趨勢報告
- 游戲策劃師招聘筆試題與參考答案2025年
- 設(shè)計vi合同模板
- 馬工程《文學(xué)理論》
- 小學(xué)信息技術(shù)四年級下冊第7課《瀏覽網(wǎng)上信息》教案
- 2024年檔案知識競賽考試題庫300題(含答案)
- 2021部編版語文必修下冊理解性默寫匯編 (打?。?/a>
- 鉆井及井下作業(yè)井噴事故典型案例
- 縣鄉(xiāng)教師選調(diào)進(jìn)城考試-教育法律法規(guī)題庫含答案(突破訓(xùn)練)
- 建筑工地安全事故報告
- (2024年)中華人民共和國環(huán)境保護(hù)法全
- 2023-2024屆高考語文復(fù)習(xí)小說訓(xùn)練-沈從文《邊城》(含答案)
評論
0/150
提交評論