




版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、個人筆記整理,可能存在錯誤,僅供參考DDR2初識1.1 基礎(chǔ)SDRAM:Synchronous Dynamic Random Access Memory,同步動態(tài)隨機存儲器,同步是指內(nèi)存工作需要同步時鐘,內(nèi)部的命令的發(fā)送與數(shù)據(jù)的傳輸都以它為基準(zhǔn);動態(tài)是指存儲陣列需要不斷的刷新來保證數(shù)據(jù)不丟失;隨機是指數(shù)據(jù)不是線性依次存儲,而是自由指定地址進行數(shù)據(jù)讀寫。DDR2第二代雙倍數(shù)據(jù)率同步動態(tài)隨機存取存儲器(Double-Data-Rate Two Synchronous Dynamic Random Access Memory),雙倍速率主要體現(xiàn)在采用了在時鐘的上升延和下降延同時進行數(shù)據(jù)傳輸?shù)幕痉绞?/p>
2、。另外,DDR2內(nèi)存核心在于其擁有兩倍于標(biāo)準(zhǔn)DDR內(nèi)存的4Bit預(yù)讀取能力,即一次將4Bit數(shù)據(jù)讀入到IO緩存中,在需要時內(nèi)存既可快速進入處理環(huán)節(jié),這樣減少了數(shù)據(jù)查找、等待、排隊的時間,提高效率。DDR2規(guī)格傳輸標(biāo)準(zhǔn)核心頻率總線頻率等效傳輸頻率數(shù)據(jù)傳輸率DDR2 -400PC2 3200100MHz200MHz400MHz3200MB/SDDR2 -533PC2 4300133MHz266MHz533MHz4300MB/SDDR2 -667PC2 5300166MHz333MHz667MHz5300MB/SDDR2 -800PC2 6400200MHz400MHz800MHz6400MB/SO
3、CD(Off-Chip Driver):片外驅(qū)動電阻調(diào)整技術(shù)。DDR2通過OCD可以提高信號的完整性。通過調(diào)整上拉(pull-up)/下拉(pull-down)的電阻值使兩者電壓相等。使用OCD通過減少DQ-DQS的傾斜來提高信號的完整性;通過控制電壓來提高信號品質(zhì)。不過,OCD技術(shù)在普通的應(yīng)用領(lǐng)域所發(fā)揮的作用并不明顯,而在服務(wù)器上使用,它的功能才能被充分發(fā)揮出來。ODT(On Die Terminator):即內(nèi)建核心的終結(jié)電阻器。它的主要作用是能夠直接提升系統(tǒng)的穩(wěn)定性。使用DDR SDRAM的主板上面為了防止數(shù)據(jù)線終端反射信號需要大量的終結(jié)電阻。它大大增加了主板的制造成本。實際上,不同的內(nèi)
4、存模組對終結(jié)電路的要求是不一樣的,終結(jié)電阻的大小決定了數(shù)據(jù)線的信號比和反射率,終結(jié)電阻小則數(shù)據(jù)線信號反射低但是信噪比也較低;終結(jié)電阻高,則數(shù)據(jù)線的信噪比高,但是信號反射也會增加。因此主板上的終結(jié)電阻并不能非常好的匹配內(nèi)存模組,還會在一定程度上影響信號品質(zhì)??梢愿鶕?jù)自已的特點內(nèi)建合適的終結(jié)電阻,這樣可以保證最佳的信號波形。簡單來說,ODT可以和內(nèi)存顆粒的“特性”相符,從而減少內(nèi)存與主板的兼容問題的出現(xiàn)。Posted CAS(RAS緊接著CAS):它為了解決DDR內(nèi)存中指令沖突問題,提高DDR II內(nèi)存的利用效率而設(shè)計的功能。在Post CAS操作中,CAS信號(讀寫/命令)能夠被插到RAS信號后
5、面的一個時鐘周期,CAS命令可以在附加延遲(Additive Latency)后面保持有效。原來的tRCD(RAS到CAS和延遲)被AL(Additive Latency)所取代,AL可以在0,1,2,3,4中進行設(shè)置。由于CAS信號放在了RAS信號后面一個時鐘周期,因此ACT和CAS信號永遠(yuǎn)也不會產(chǎn)生沖突。不過要注意的是,Posted CAS功能的優(yōu)勢只有在那些讀寫命令非常頻繁的運作環(huán)境下才能體現(xiàn),對于一般的應(yīng)用來說,開啟Posted CAS功能反而會降低系統(tǒng)的整體性能。DDR2數(shù)據(jù)總線位寬X4/X8/X16:區(qū)別在于DQS(數(shù)據(jù)同步)/RDQS(讀數(shù)據(jù)同步)/UDQS(高位數(shù)據(jù)同步15:0
6、)/LDQS(地位數(shù)據(jù)同步7:0)這些數(shù)據(jù)同步信號,1.2 接口端口方向功能CK,CK#input時鐘信號,差分時鐘,所有地址和控制信號都在CK的上升沿和CK#的下降沿的交叉處被鎖存;輸出數(shù)據(jù)與CK和CK#的交叉對其(雙沿輸出)。CKEinput時鐘使能,為“高”時使能內(nèi)部時鐘信號,輸入緩存。輸出驅(qū)動;為“低”時進入PRECHARGE、Power-Down、SELF-Refresh等模式。CS#input片選信號,低有效,為高時所有命令無效。ODTinputOn Die Termination,使能內(nèi)部終結(jié)電阻RAS#,CAS#,WE#input行選通脈沖信號,列選通脈沖信號,寫使能信號DM(
7、UDM,LDM)input數(shù)據(jù)屏蔽信號,在寫操作過程中,當(dāng)DM為高時,輸入數(shù)據(jù)將會被屏蔽;在讀操作過程中DM可以為高、低或者懸空BA0-BA2inputBANK地址選通信號,用于確定對哪一個BANK進行激活、讀寫、預(yù)充電等操作A0-A15input地址輸入信號,為ACTIVE命令提供行地址;為讀寫命令、AUTO PERCHARGE提供列地址;A10位只在precharge命令是被采樣,當(dāng)A10為低時,對一個BANK進行precharge操作;當(dāng)A10為高時,對所有BANK進行precharge操作。DQinput/output數(shù)據(jù)總線DQS,DQS#(UDQS,UDQS#)(LDQS,LDQS
8、#)(RDQS,RDQS#)input/output數(shù)據(jù)總線觸發(fā)信號,讀操作是DQS為輸出,與數(shù)據(jù)邊沿對齊;寫操作是DQS為輸入,與數(shù)據(jù)中心對齊。NC不連接VDDQsupplyDQ工作電壓:1.8V+/-0.1VVSSQsupplyDQ工作地VDDLsupplyDLL工作電壓:1.8V+/-0.1VVSSDLsupplyDLL工作地VDDsupply芯片供電電壓:1.8V+/-0.1VVSSsupply芯片供電地VREFsupply刷新參考電壓DDR2 SDRAM操作2.1DD2協(xié)議簡單狀態(tài)及操作指令電氣特性2.2上電和初始化過程2.2.1上電初始化過程a)上電初始化必須滿足:a1)上電保持C
9、KE低于0.2*VDDQ;ODT要處于低電平狀態(tài)(其他的管腳可以沒有定義);電源上升沿不可以有任何翻轉(zhuǎn),且上升沿不能大于200ms,并且要求在電壓上升沿過程中滿足VDD>VDDL>VDDQ且VDD-VDDQ<0.3V;-VDD,VDDL和VDDQ必須由同一電源芯片供電;-VTT最大只能到0.95V;-VREF時刻等于VDDQ/2。 a2)b)時鐘信號要保持穩(wěn)定;c)在電源和時鐘穩(wěn)點之后至少要保持200us,然后執(zhí)行NOP或Deselect取消選定命令&拉高CKE;d) 等待至少400ns然后執(zhí)行預(yù)充電所有簇命令,期間執(zhí)行NOP或Deselect(取消選定命令);e)執(zhí)
10、行EMRS(2)命令,(EMRS(2)命令,需要將BA0、BA2拉低,BA1拉高);f)執(zhí)行EMRS(3)命令,(EMRS(2)命令,需要將BA2拉低,BA0、BA1拉高);g)執(zhí)行EMRS命令激活DLL,(需要將A0拉低,BA0拉高,BA1-2拉低,A13-15,A9-7拉低);h)執(zhí)行MRS命令實現(xiàn)DLL復(fù)位,(需要將A8拉高,BA0-2,A13-15拉低);i)再次執(zhí)行預(yù)充電所有簇命令;j)執(zhí)行至少兩次自動刷新命令;k)將A8拉低,執(zhí)行MSR命令對芯片進行初始化操作(即不對DLL進行復(fù)位下的模式寄存器設(shè)置命令);l)從第h開始后至少200個時鐘周期后執(zhí)行OCD校準(zhǔn)命令((Off Chip
11、 Driver impedance adjustment);m)可以開始執(zhí)行DDR2 SDRAM的常規(guī)操作;2.2.2模式寄存器和擴展模式寄存器設(shè)置為了使用更加靈活,可以通過預(yù)先設(shè)置模式寄存器和擴展模式寄存器的方法,設(shè)置DDR2 SDRAM的突發(fā)長度、突發(fā)類型、CAS延時,DLL復(fù)位和禁止、寫恢復(fù)時間長度、設(shè)置驅(qū)動電阻,ODT,附加CAS延時、OCD(片外驅(qū)動電阻調(diào)節(jié))等。MRS和EMRS以及DLL這些命令不會影響存儲器陣列的內(nèi)容,所以上電后任意時間執(zhí)行初始化操作都可以。2.2.2.1模式寄存器設(shè)定 模式寄存器中的數(shù)據(jù)控制DDR2 SDRAM的操作模式,默認(rèn)值沒有被定義,通過拉低CS、RAS、
12、CAS、WE和BA0-1計入模式寄存器設(shè)置模式(MRS)。在寫模式寄存器之前必須對所有簇進行預(yù)充電,并且命令保持的時間必須滿足tMRD(查表大于等于2個時鐘周期)。以下是各參數(shù)具體設(shè)置的內(nèi)容:.2擴展寄存器設(shè)定EMRS(1)擴展模式寄存器(1)設(shè)置激活或禁止DLL的控制信息,輸出驅(qū)動強度,ODT(內(nèi)部終結(jié)電阻)值和附加延時等。擴展寄存器(1)的默認(rèn)值也沒有被定義,通過拉低CS、RAS、CAS、WE、BA1和拉高BA0進入設(shè)置。DLL(延遲鎖相環(huán))激活與禁止優(yōu)勢在于可以做到很高精度,可以排除溫度、電壓變化帶來的影響,使得skew 可以作得很小,而且可以調(diào)整時鐘占空比。對通常的操作,DLL必須被激
13、活。在上電初始化過程中,必須激活DLL,在開始正常操作時,要先關(guān)閉DLL。在進入自我刷新操作時,DLL會被自動禁止,當(dāng)結(jié)束自我刷新時,DLL會被自動激活。一旦DLL被激活(隨之將復(fù)位),為了使外部時鐘和內(nèi)部始終達到同步,在發(fā)布讀命令之前必須至少要過200個時鐘周期。沒有等待同步可能會導(dǎo)致tAC或tDQSCK參數(shù)錯誤。EMRS(2)擴展模式寄存器(2)控制著刷新和相關(guān)的特性。擴展模式寄存器(2)的默認(rèn)值沒有被定義,因此在上電后,必須按規(guī)定的時序?qū)MRS(2)進行設(shè)定。通過拉低CS,RAS,CAS,WE,置高BA1拉低BA0來發(fā)布EMRS(2)的設(shè)定命令。2.2.3片外驅(qū)動電阻(OCD)調(diào)整DD
14、R2 SDRAM支持驅(qū)動校準(zhǔn)特性,調(diào)整的流程如下圖所示。每執(zhí)行一次校準(zhǔn)命令,都要在之后緊跟著“OCD校準(zhǔn)模式結(jié)束”命令,之后才可以發(fā)布其它的命令。在進行OCD電阻調(diào)整之前必須要設(shè)置MRS.并且根據(jù)系統(tǒng)的環(huán)境,要小心控制ODT (終結(jié)電阻)。2.2.4片內(nèi)終結(jié)電阻(ODT)的激活或禁止終結(jié)電阻(ODT)是DDR2 SDRAM的一個特點,目的是為了提高存儲通道信號完整性,允許獨立的打開或者關(guān)閉DQ、DQS、RDQS、DM等數(shù)據(jù)總線傳輸信號的片內(nèi)終結(jié)電阻。ODT管腳與EMR控制開關(guān)打開不同的組合產(chǎn)生相應(yīng)的阻值。圖中每個電阻300歐姆,標(biāo)準(zhǔn)要求ODT電阻提供50/75/150歐姆的電阻。2.3簇激活命
15、令在時鐘上升沿時保持CAS#、WE#為高,CS#、RAS#為低即可發(fā)布簇激活命令,其中BA0和BA1為要激活的簇地址,行地址A0-A13決定要激活該簇的那些行。BANK被激活后才能正常的進行讀寫操作。2.4讀寫操作Bank激活后,讀寫周期就可以開始執(zhí)行了。突發(fā)讀寫DDR2允許執(zhí)行突發(fā)讀寫操作,突發(fā)長度有MRS寄存器的值決定。讀中斷DDR2允許突發(fā)長度為8的模式下的讀操作被另一個讀操作中斷,其他任何命令不能中斷突發(fā)讀操作。寫掩碼操作 DQM就是掩碼控制位,在sdram中每個DQM控制8bit Data。在讀操作的時候沒什么大的影響,比如讀32位的sdram
16、 module,但只要其中低8bit的數(shù)據(jù),沒有關(guān)系,只要讀出32bit數(shù)據(jù),再在軟件里將高24位bit和0“與”就可以了,有沒有DQM關(guān)系不大。但在執(zhí)行寫操作時。如果沒有DQM就麻煩了,可能在軟件上是寫一個8bit數(shù)據(jù),但實際上32根數(shù)據(jù)線是物理上連接到SDRAM的,只要WR信號一出現(xiàn),這32位就會寫sdram中去,高24bit數(shù)據(jù)就會被覆蓋。通過使用DQM就可以將其對應(yīng)的8bit屏蔽,不會因為寫操作而覆蓋數(shù)據(jù)了。2.5預(yù)充電操作預(yù)充電命令用于對某一個BANK進行預(yù)充電,或者關(guān)閉某一個激活的BANK準(zhǔn)備對另外一個BANK進行讀寫操作。2.6自動預(yù)充電當(dāng)對一個已經(jīng)激活的BNAK的新的一行進行讀
17、寫時,必須執(zhí)行預(yù)充電或者自動預(yù)充電命令,預(yù)充電和自動預(yù)充電的區(qū)別在于,發(fā)布讀寫命令的時候A10的狀態(tài),如果A10為低則執(zhí)行常用的讀寫操作,如果A10為高則執(zhí)行帶有自動預(yù)充電的讀寫操作2.7自動刷新(Auto -rf)與自刷新(self-rf)命令 自動刷新就是每隔固定的時間對DDR2的進行一次刷新,周而復(fù)始的循環(huán)刷新。在執(zhí)行刷新前所有的BANK都要被預(yù)充電且至少保持tRP處于空閑。當(dāng)開始執(zhí)行刷新命令后,芯片內(nèi)部的地址計數(shù)器提供地址,不需要外部提供地址。自刷新是當(dāng)系統(tǒng)其他部分?jǐn)嚯姾螅运⑿旅钣脕砭S持?jǐn)?shù)據(jù),在自刷新模式中,DDR2無需外部時鐘就可以維持?jǐn)?shù)據(jù)2.8下電 CKE為低時,DDR2進入下
18、電模式。當(dāng)執(zhí)行模式寄存器或者擴展模式寄存器,以及讀寫操作時CKE不能為低,其他操作,如行激活、預(yù)充電、自動預(yù)充電、刷新時,CKE可以為低。DDR2 控制器3.1控制器原理概述如下圖,DDR2控制器與DDR-PHY使用同步時鐘,其中同步時鐘最好產(chǎn)生于PLL;DDR PHY Interface (DFI)即DDR2內(nèi)存與控制器的物理層接口;控制器設(shè)計包括圖像左側(cè)的用戶接口以及總線仲裁器,右側(cè)為產(chǎn)生符合DDR2時序的core logic。 3.2系統(tǒng)同步我們可以看到DDR2控制器與DDR2內(nèi)存組成的系統(tǒng)是一個同步設(shè)計,綜合時需要針對CK,CKE與CMD信號、ADD信號、DATA信號進行同步約束;另外,在高速頻率工作的情況下,信號從控制器到達DDR2的延時可能需要一整個時鐘周期或者更多。所以在控制器設(shè)計與系統(tǒng)實現(xiàn)上面臨也很大挑戰(zhàn),下面介紹一種延時門時鐘電路設(shè)計和系統(tǒng)布局設(shè)計。如下圖延時門時候電路是在調(diào)節(jié)讀操作時的DQS(數(shù)據(jù)同步)信號,將pad_gate_open_out與pad_gate_open_in在控制器外部相連形成ddr_gate_open_delayed信號,將ddr_gat
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年電器附件真空斷路器項目可行性分析報告
- 2025年保鮮材料項目投資可行性研究分析報告
- 2025年垃圾焚燒站可行性研究報告
- 2025年復(fù)合軟管裝封機行業(yè)深度研究分析報告
- 2025年中藥材黃芪市場調(diào)查報告
- 2025年郵政服務(wù)項目評估報告
- DB32/T 4424-2022復(fù)合污染工業(yè)地塊調(diào)查技術(shù)指南
- 購銷合同書(石料)
- 2025-2030中國獨立醫(yī)學(xué)實驗室(ICL)行業(yè)經(jīng)營優(yōu)勢與投資競爭風(fēng)險研究報告
- 2025-2030中國混合太陽能電池板行業(yè)市場現(xiàn)狀供需分析及投資評估規(guī)劃分析研究報告
- 經(jīng)營崗位筆試題目及答案
- 農(nóng)行反洗錢與制裁合規(guī)知識競賽考試題庫大全-上下
- DGTJ08-202-2020鉆孔灌注樁施工規(guī)程 上海市
- 作風(fēng)建設(shè)學(xué)習(xí)教育讀書班交流發(fā)言提綱
- 2025年社會工作者職業(yè)水平考試中級實務(wù)模擬試卷:社會工作專業(yè)能力與團隊協(xié)作能力試題
- 2025年《AI人工智能知識競賽》題庫及答案解析
- 全國公開課一等獎人教版小學(xué)數(shù)學(xué)五年級下冊《數(shù)學(xué)廣角-找次品》課件
- 2022年高中物理同步講義(選修性必修3)第11講-熱力學(xué)第一定律(原卷版)
- 電工電焊工安全培訓(xùn)
- 2025年上半年浙江杭州市屬事業(yè)單位統(tǒng)一招聘工作人員371人易考易錯模擬試題(共500題)試卷后附參考答案
- 2025年中鹽京津冀鹽業(yè)限責(zé)任公司校園招聘管理單位筆試遴選500模擬題附帶答案詳解
評論
0/150
提交評論