icl7135中文資料_第1頁(yè)
icl7135中文資料_第2頁(yè)
icl7135中文資料_第3頁(yè)
icl7135中文資料_第4頁(yè)
icl7135中文資料_第5頁(yè)
已閱讀5頁(yè),還剩18頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、icl7135中文資料A/D轉(zhuǎn)換器ICL7135中文資料(一)ICL7135功能介紹ICI7135是4位雙積分A/D轉(zhuǎn)換芯片,可以轉(zhuǎn)換輸出± 20000個(gè)數(shù)字量,有STB選通控制的 BCDK輸出,與微機(jī)接口十分方便.ICL7135具有精度高(相當(dāng)于14位A/D轉(zhuǎn)換),價(jià)格低的優(yōu)點(diǎn). 其轉(zhuǎn)換速度與時(shí)鐘頻率相關(guān),每個(gè)轉(zhuǎn)換周期均有:自校準(zhǔn)(調(diào)零),正向積分(被測(cè)模擬電壓積分), 反向積分(基準(zhǔn)電壓積分)和過(guò)零檢測(cè)四個(gè)階段組成,其中自校準(zhǔn)時(shí)間為10001個(gè)脈沖,正向積分 時(shí)間為10000個(gè)脈沖,反向積分直至電壓到零為止(最大不超過(guò)20001個(gè)脈沖).故設(shè)計(jì)者可以采用 從正向積分開(kāi)始計(jì)數(shù)脈沖個(gè)

2、數(shù),到反向積分為零時(shí)停止計(jì)數(shù).將計(jì)數(shù)的脈沖個(gè)數(shù)減10000,即得到 對(duì)應(yīng)的模擬量.圖1給出了 ICL7135時(shí)序,由圖可見(jiàn),當(dāng)BUS嗖高時(shí)開(kāi)始正向積分,反向積分到零ICL7135引腳圖ICL7135為DIP28封裝,芯片引腳排列如圖2所示REFERENCE ANALOG COMMONINT OUTA2 INBUFF OUT REF CAP - REF CAP +ItC LOW凰 v+ (MSDJD5 (LSBJB1UNDERRANGEOVE RRANGESTROBEH府DIGITAL GNDPOLCLOCK INBUSYD4MSB: HSB4B2叵圖2 1CL7135芯片引腳ICL7135引腳

3、功能及含義如下:與供電及電源相關(guān)的引腳(共7腳).-V:ICL7135負(fù)電源引入端,典型值-5V,極Bg值-9V;.+V:ICL7135正電源引入端,典型值+5V,極Bg值+6V;.DGND數(shù)字地,ICL7135正,負(fù)電源的低電平基準(zhǔn);.REF:參考電壓輸入,REF的地為AGN朗腳,典型值1V,輸出數(shù)字量=10000X (VIN/VREF);.AC:模擬地,典型應(yīng)用中,與DGN曲字地)"一點(diǎn)接地".INHI:模擬輸入正;.INLO:模擬輸入負(fù),當(dāng)模擬信號(hào)輸入為單端對(duì)地時(shí),直接與AC相連.與控制和狀態(tài)相關(guān)的引腳(共12腳).CLKIN:時(shí)鐘信號(hào)輸入.當(dāng)T=80mS寸,fcp=

4、125kHz,對(duì)50Hz工頻干擾有較大抑制能力,此時(shí)轉(zhuǎn)換速度為3次/s.極限值fcp=1MHz時(shí),轉(zhuǎn)換速度為25次/s.REFC+:外接參考電容正,典型值1卜F.REFC-:外接參考電容負(fù).BUFFO緩沖放大器輸出端,典型外接積分電阻.INTO:積分器輸出端,典型外接積分電容.AZIN:自校零端.LOW:欠量程信號(hào)輸出端,當(dāng)輸入信號(hào)小于量程范圍的10%寸,該端輸出高電平.HIGH:過(guò)量程信號(hào)輸出端,當(dāng)輸入信號(hào)超過(guò)計(jì)數(shù)范圍(20001)時(shí),該端輸出高電平.STOR:數(shù)據(jù)輸出選通信號(hào)(負(fù)脈沖),寬度為時(shí)鐘脈沖寬度的一半,每次A/D轉(zhuǎn)換結(jié)束時(shí),該端輸出 5個(gè)負(fù)脈沖,分別選通由高到低的BCDS數(shù)據(jù)(5

5、位),該端用于將轉(zhuǎn)換結(jié)果打到并行I/O接口.R/H:自動(dòng)轉(zhuǎn)換/停頓控制輸入.當(dāng)輸入高電平時(shí);每隔40002個(gè)時(shí)鐘脈沖自動(dòng)啟動(dòng)下一次轉(zhuǎn)換;當(dāng) 輸入為低電平時(shí),轉(zhuǎn)換結(jié)束后需輸入一個(gè)大于300ns的正脈沖,才能啟動(dòng)下一次轉(zhuǎn)換.POL:極性信號(hào)輸出,高電平表示極性為正.BUSY:忙信號(hào)輸出,高電平有效.正向積分開(kāi)始時(shí)自動(dòng)變高,反向積分結(jié)束時(shí)自動(dòng)變低. 與選通和數(shù)據(jù)輸出相關(guān)的引腳(共9腳).B8B1ECDS馬輸出.B8為高位,對(duì)應(yīng)BCDK;.D5:萬(wàn)位選通;.D4D1:千,百,十,個(gè)位選通.ICL7135主要參數(shù):電源電壓V+6V溫度范圍0 c to 70 CV-9V熱電阻PDIP封裝qJA( C /W

6、)55模擬輸入電壓V+ to V-最大結(jié)溫150 c經(jīng)巧軸入電壓V+ to V-最高儲(chǔ)存溫度范圍-65 C to 150 C時(shí)鐘輸入電壓GND to V+ICL7135典型應(yīng)用電路圖ICL7135外接阻容的典型應(yīng)用如圖3所示.由于單片機(jī)資源的寶貴,如果采用MCl4433的接口方法,將占用8條以上端口線,下面重點(diǎn)介紹一 種利用BUSY1號(hào)特點(diǎn)的“轉(zhuǎn)換”方式,大大地減少了對(duì)單片機(jī)資源的占用.+ V RETICL7135模糧輸入100kDGND0.47卡(I<TO5AZIN6BUFFOREFT )zzr IM24INHTINLOCLKTM22125kih圖3 ICL7135典型應(yīng)用ICL713

7、5與MCS-51的連接可參照MCL14433與處理器連接方法,依次讀出萬(wàn)位到個(gè)位的BCD;. 本節(jié)采用另外一種方法,重點(diǎn)推薦采用計(jì)數(shù)法進(jìn)行A/D"轉(zhuǎn)換”的方法.ICL7135與MCS-511接如圖 4所示.ICL71351Ll(X)k+ 5 t!00k+ V -V REF UTO3NR/H POL HUSYLOW HIGH STRO CLKIN4<MnCLKJ0丸1_O.ImF JBUFFO REFC* D5 RETAIN KI DGND INLO A£RSTii二it r 16QJO QU Q12圖4 1CL7135與MCS5他接(1)硬件連接.設(shè)MCS-51的外接

8、晶振fosc=6MHz,則ALE輸出約為1MHz將ALE信號(hào)輸入CD4040勺CLK弓I腳.CD4040由12個(gè)T型觸發(fā)器組成的串行二進(jìn)制計(jì)數(shù)器/分頻器,有12個(gè)分頻輸出端,Q1Q12, 最大分頻系數(shù)為212=4096,由于CD4040勺所有輸入,輸出端都設(shè)有緩沖器,所以有較好的噪聲容 限.CD4040的Q2輸出是對(duì)ALE進(jìn)行了 22=4分頻,故輸入ICL7135的時(shí)鐘為1MHz/4=250kHz可得 TCP=1/250ms=0.004mQ于一次轉(zhuǎn)換最多需(10001+10000+20001)=40002 個(gè)脈沖,故轉(zhuǎn)換一次需 0.004 X40002160ms,因止匕ICL7135的轉(zhuǎn)換速度

9、為6.25次/s.選擇這一頻率,以犧牲ICL7135抗 工頻干擾為代價(jià),使MCS-51的16位計(jì)數(shù)器能一次計(jì)數(shù)A/D"轉(zhuǎn)換”的CP脈沖數(shù).在滿電壓輸入 時(shí),BUSY寬度為正向積分10000個(gè)CP脈沖,反向積分20001個(gè)CP脈沖(總計(jì)30001個(gè)CP脈沖).在fosc=6MHz情況下,8031內(nèi)部定時(shí)頻率為6MHz/12=500kHz比ICL7135時(shí)鐘頻率250kHz大了 1 倍.在滿刻度電壓輸入時(shí),定時(shí)器計(jì)數(shù)值應(yīng)為30 001 X 2=60002,不超過(guò)MCS-51的16位計(jì)數(shù)的最 大可計(jì)數(shù)值(216),故在BUSY1電平期間,計(jì)數(shù)器計(jì)數(shù)值除以2,再減去10000(2710H),

10、余數(shù)就是被 測(cè)電壓的數(shù)值.程序設(shè)計(jì).假定將轉(zhuǎn)換的結(jié)果(二進(jìn)制)存放在R3,R2寄存器中,其中R3存放高位.程序清單如下:JB P3.2,$ ;等待BUS嗖低(A/D轉(zhuǎn)換結(jié)束)MOV TL0,#0MOV THO,#0 ;16位計(jì)數(shù)器初值清0MOV TMOD,#01H ;TO時(shí),方式 1(16 位定時(shí))JNB P3.2,$ ;等待BUS嗖高(A/D轉(zhuǎn)換開(kāi)始)SETB TR0 ;啟動(dòng)定時(shí)JB P3.2,$ ;等待A/D結(jié)束CLR TR0 ;停定時(shí)CLR CMOV A,THORRC A ;高位除以2MOV R3,A ;存高位MOV A,TL0RRC A ;低位除以2MOV R2,A ;存低位CLR C

11、SUBB A,#10H ;低位減 10HMOV R2,AMOV A,R3SUBB A,#27H ;高位減 27HMOV R3,ARET提示:現(xiàn)在市場(chǎng)上許多常見(jiàn)的4位半數(shù)字萬(wàn)用表就是采用類似上述轉(zhuǎn)換芯片1MC40 2/3TBR 人DRRDRT8RL3 4 5 61Y 2Y 3Y74C1671A 2A 3ALLJL 一IL.crLENABLEIQ 2D 3&EELUUNn S54 D3 D2 B1 B2 0.05CL713ESTROBE+5WTl-Wv-o 10QPF 10KRUhl.tHDLDsr圖5 UART接口電路EPEHCSERIAL OUTPUTTORECEMNC UARTTRO

12、MRTINI 6402門T0RIBRL04 D3 D2 DI B1 B2 B4 B0STRO&EPOLICL7135RUll.'HOETy-a圖6 UART接口電路SET VREF =1Vref胤 100kli ANALOGGNCi0 XL1|JF170KO.luF5I3NAL INPUT-A/A/VJX-ICL71 35CLOCK IN僅OkH上SEVEM SES. DECODE圖7典型應(yīng)用示意圖41 七 Dicrr LCD DISPLAYREF12 一年 n-TlJW ICL7135 URREF ANALOG COMM用OR£TK06tIkT OUTRJHA2&#

13、171;OIG GNDeUFOUTPOLRC1CLOCKRC26LISYIHPIIT LO01.INPUT HD2v<口 3D501E1SBSj27 匹 區(qū) 2J23剪1 1S1S1412 5 3I C0M54A 7 8 131110 9 3 O'員麻口ICL80C9ANALOGGNOREF ANALOG COMMCMCREF - T00QVW piCTTE 1JSTROBESIGNALINPUTFtC1CLOCKRC2BUSYINPUT LOClINPUT HID21MK1“f£、BACKPLAME12QkC3REAWN0SiSEC K CLOCK INZF777*E

14、P ICM7Z11A31 DI34 D428日】27 EC15 V-圖8驅(qū)動(dòng)液晶顯小器電路圖INTOUTRi»A2叫DIG GNDBUF CXJT POL2.3.J6 3£37心V+iOPTfONMC ft? AC TOR' 、L巾 22-Wfl-pF0RSIC ftc NETWORKlose * o wmc圖9 4 1/2位數(shù)的A/D復(fù)用共陽(yáng)極LED顯示屏電路a ZY74C167 £9 T1B 2E 3B 獷 1A 2A3ADIICL7135 4D2RUHFrorn strobePAOPA1如崛02S5(MODE1)PA4M5PA6PAJ可r夙pbo10

15、C48 80tto GOg ETC.圖 10 ICL7135 的 8255, 80C48接口電路+5VG.22UF1 F小op筑 第Hi圖11 LM311時(shí)鐘源ICL7135 的 MC6800 MCS650XS 口電路3 BB B4 02D1ICL7U5 02D3HOLD STROBE D4MCfi80X OR MC5650XPMPA1PA4PA5 噸PA7CA1 CA2HWA 口A/D轉(zhuǎn)換器ICL7135中文資料(一)ICL7135功能介紹ICI7135是4位雙積分A/D轉(zhuǎn)換芯片,可以轉(zhuǎn)換輸出± 20000個(gè)數(shù)字量,有STB選通控制的 BCDK輸出,與微機(jī)接口十分方便.ICL713

16、5具有精度高(相當(dāng)于14位A/D轉(zhuǎn)換),價(jià)格低的優(yōu)點(diǎn). 其轉(zhuǎn)換速度與時(shí)鐘頻率相關(guān),每個(gè)轉(zhuǎn)換周期均有:自校準(zhǔn)(調(diào)零),正向積分(被測(cè)模擬電壓積分), 反向積分(基準(zhǔn)電壓積分)和過(guò)零檢測(cè)四個(gè)階段組成,其中自校準(zhǔn)時(shí)間為10001個(gè)脈沖,正向積分 時(shí)間為10000個(gè)脈沖,反向積分直至電壓到零為止(最大不超過(guò)20001個(gè)脈沖).故設(shè)計(jì)者可以采用 從正向積分開(kāi)始計(jì)數(shù)脈沖個(gè)數(shù),到反向積分為零時(shí)停止計(jì)數(shù).將計(jì)數(shù)的脈沖個(gè)數(shù)減10000,即得到 對(duì)應(yīng)的模擬量.圖1給出了 ICL7135時(shí)序,由圖可見(jiàn),當(dāng)BUS嗖高時(shí)開(kāi)始正向積分,反向積分到零 時(shí)BUS嗖低,所以BUSW以用于控制計(jì)數(shù)器的啟動(dòng)/停止.圖1 1CL71

17、35時(shí)序ICL7135引腳圖ICL7135為DIP28封裝,芯片引腳排列如圖2所示UNDERRANGEOVERRAMGESTROBE 麗DIGITAL GNDPOLCLOCK INBUSY(LSD)01D2D3D4(MSB. BSREFERENCEANALOG COMMOf l1NT OUTAZ INBUFF OUTREF CAP -REF CAP + JU LOIN HIV+ (WSD)D5 (LSBJB1B2圖2 1CL7135芯片引腳ICL7135引腳功能及含義如下:與供電及電源相關(guān)的引腳(共7腳).-V:ICL7135負(fù)電源引入端,典型值-5V,極Bg值-9V;.+V:ICL7135正

18、電源引入端,典型值+5V,極Bg值+6V;.DGND數(shù)字地,ICL7135正,負(fù)電源的低電平基準(zhǔn);.REF:參考電壓輸入,REF的地為AGNDH腳,典型值1V,輸出數(shù)字量=10000X (VIN/VREF);.AC:模擬地,典型應(yīng)用中,與DGN曲字地)"一點(diǎn)接地".INHI:模擬輸入正;.INLO:模擬輸入負(fù),當(dāng)模擬信號(hào)輸入為單端對(duì)地時(shí),直接與AC相連.與控制和狀態(tài)相關(guān)的引腳(共12腳).CLKIN:時(shí)鐘信號(hào)輸入.當(dāng)T=80mS寸,fcp=125kHz,對(duì)50Hz工頻干擾有較大抑制能力,此時(shí)轉(zhuǎn)換速度為3次/s.極限值fcp=1MHz時(shí),轉(zhuǎn)換速度為25次/s.REFC+:外接

19、參考電容正,典型值1叱F.REFC-:外接參考電容負(fù).BUFFO緩沖放大器輸出端,典型外接積分電阻.INTO:積分器輸出端,典型外接積分電容.AZIN:自校零端.LOW:欠量程信號(hào)輸出端,當(dāng)輸入信號(hào)小于量程范圍的10%寸,該端輸出高電平.HIGH:過(guò)量程信號(hào)輸出端,當(dāng)輸入信號(hào)超過(guò)計(jì)數(shù)范圍(20001)時(shí),該端輸出高電平.STOR:數(shù)據(jù)輸出選通信號(hào)(負(fù)脈沖),寬度為時(shí)鐘脈沖寬度的一半,每次A/D轉(zhuǎn)換結(jié)束時(shí),該端輸出 5個(gè)負(fù)脈沖,分別選通由高到低的BCM數(shù)據(jù)(5位),該端用于將轉(zhuǎn)換結(jié)果打到并行I/O接口.R/H:自動(dòng)轉(zhuǎn)換/停頓控制輸入.當(dāng)輸入高電平時(shí);每隔40002個(gè)時(shí)鐘脈沖自動(dòng)啟動(dòng)下一次轉(zhuǎn)換;當(dāng)

20、 輸入為低電平時(shí),轉(zhuǎn)換結(jié)束后需輸入一個(gè)大于300ns的正脈沖,才能啟動(dòng)下一次轉(zhuǎn)換.POL:極性信號(hào)輸出,高電平表示極性為正.BUSY:忙信號(hào)輸出,高電平有效.正向積分開(kāi)始時(shí)自動(dòng)變高,反向積分結(jié)束時(shí)自動(dòng)變低. 與選通和數(shù)據(jù)輸出相關(guān)的引腳(共9腳).B8B1ECDS馬輸出.B8為高位,對(duì)應(yīng)BCD馬;.D5:萬(wàn)位選通;.D4D1:千,百,十,個(gè)位選通.ICL7135主要參數(shù):電源電壓V+V-+6V-9V溫度范圍熱電阻 PDIP封裝 qJA(C/W)0 c to 70 C55模擬輸入電壓V+ to V-最大結(jié)溫150 c經(jīng)巧軸入電壓V+ to V-最高儲(chǔ)存溫度范圍-65 C to 150 C時(shí)鐘輸入電

21、壓GND to V+ICL7135典型應(yīng)用電路圖ICL7135外接阻容的典型應(yīng)用如圖3所示.由于單片機(jī)資源的寶貴,如果采用MC14433的接口方法,將占用8條以上端口線,下面重點(diǎn)介紹一 種利用BUSY1號(hào)特點(diǎn)的“轉(zhuǎn)換”方式,大大地減少了對(duì)單片機(jī)資源的占用.ICL713S+ V REF24模覆輸入1期ACDGNDINHTREFC-AZINBUFFOREFT +l/2?INLOCLKTM圖3 ICL7135典型應(yīng)用ICL7135與MCS-51的連接可參照MCL14433與處理器連接方法,依次讀出萬(wàn)位到個(gè)位的BC則. 本節(jié)采用另外一種方法,重點(diǎn)推薦采用計(jì)數(shù)法進(jìn)行A/D"轉(zhuǎn)換”的方法.ICL

22、7135與MCS-511接如圖 4所示.!00k?100kICL7135+ V-V REF TTOA2(Nlook翼拒人、丁eo.iZf xBUFFO REFC* D5 REFC- INH1 DGND INLO ACOR/H POL BUSYLOW HIGH STRO CLKINit r isuiT圖4 1CL7135與MCS5他接 (1)硬件連接.設(shè)MCS-51的外接晶振fosc=6MHz,則ALE輸出約為1MHz將ALE信號(hào)輸入CD4040勺CLK弓I 腳.CD4040由12個(gè)T型觸發(fā)器組成的串行二進(jìn)制計(jì)數(shù)器/分頻器,有12個(gè)分頻輸出端,Q1Q12, 最大分頻系數(shù)為212=4096,由于C

23、D4040勺所有輸入,輸出端都設(shè)有緩沖器,所以有較好的噪聲容 限.CD4040的Q2輸出是對(duì)ALE進(jìn)行了 22=4分頻,故輸入ICL7135的時(shí)鐘為1MHz/4=250kHz可得 TCP=1/250ms=0.004mQ于一次轉(zhuǎn)換最多需(10001+10000+20001)=40002 個(gè)脈沖,故轉(zhuǎn)換一次需 0.004 X40002160ms,因止匕ICL7135的轉(zhuǎn)換速度為6.25次/s.選擇這一頻率,以犧牲ICL7135抗 工頻干擾為代價(jià),使MCS-51的16位計(jì)數(shù)器能一次計(jì)數(shù)A/D"轉(zhuǎn)換”的CP脈沖數(shù).在滿電壓輸入 時(shí),BUSY寬度為正向積分10000個(gè)CP脈沖,反向積分2000

24、1個(gè)CP脈沖(總計(jì)30001個(gè)CP脈沖). 在fosc=6MHz情況下,8031內(nèi)部定時(shí)頻率為6MHz/12=500kHz比ICL7135時(shí)鐘頻率250kHz大了 1 倍.在滿刻度電壓輸入時(shí),定時(shí)器計(jì)數(shù)值應(yīng)為30 001 X 2=60002,不超過(guò)MCS-51的16位計(jì)數(shù)的最 大可計(jì)數(shù)值(216),故在BUSY1電平期間,計(jì)數(shù)器計(jì)數(shù)值除以2,再減去10000(2710H),余數(shù)就是被 測(cè)電壓的數(shù)值.程序設(shè)計(jì).假定將轉(zhuǎn)換的結(jié)果(二進(jìn)制)存放在R3,R2寄存器中,其中R3存放高位. 程序清單如下:JB P3.2,$ ;等待BUS嗖低(A/D轉(zhuǎn)換結(jié)束) MOV TL0,#0MOV THO,#0 ;1

25、6位計(jì)數(shù)器初值清0MOV TMOD,#01H ;TO時(shí),方式 1(16 位定時(shí))JNB P3.2,$ ;等待BUS嗖高(A/D轉(zhuǎn)換開(kāi)始)SETB TR0 ;啟動(dòng)定時(shí)JB P3.2,$ ;等待A/D結(jié)束CLR TR0 ;停定時(shí) CLR CMOV A,THORRC A ;高位除以2MOV R3,A ;存高位MOV A,TL0RRC A ;低位除以2MOV R2,A ;存低位CLR CSUBB A,#10H ;低位減 10HMOV R2,AMOV A,R3SUBB A,#27H ;高位減 27HMOV R3,ARET提示:現(xiàn)在市場(chǎng)上許多常見(jiàn)的4位半數(shù)字萬(wàn)用表就是采用類似上述轉(zhuǎn)換芯片DRRDRTSRL

26、D4 D3B1 B2 W 災(zāi)aD5(CL713SSTROBERUh/tiDLD+5VIVA-o 10QpF 10KENABLE-IB 2B 3B8(xLUdhln ss74C1671A 2A 3A圖5 UART接口電路SERIAL OUTPUTTO RECEIVING UARTtTROJA.RTEPEIM64UM3FBRLT0R1237504 D3 D2 DI B1 B2 B4 B6NCSTROBEICL713SPOLRUIl'HOLDn *5V圖6 UART接口電路SET VREF = 1V暗IN ANALOGGND°ICLF1 35CLCX?K IN 120kH£+5V 0H-/9剪引SEVENSEG.EGOD£圖7典型應(yīng)用示意圖,0IGH LCD DUPLAYIHT OUT«iWeuFour7RtF ,VOLTAGEREF ANALOG COMMONANALOG GND 100 KGDIGOR

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論