數(shù)電實驗報告譯碼器及其應(yīng)用_第1頁
數(shù)電實驗報告譯碼器及其應(yīng)用_第2頁
數(shù)電實驗報告譯碼器及其應(yīng)用_第3頁
已閱讀5頁,還剩2頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、院系電子信息工程學(xué)院自動化系班級 13電氣自動化本專實驗名稱譯碼器及其應(yīng)用實驗日期 2014,11,28姓名學(xué)號成績一、實驗?zāi)康?1) 理解譯碼器工作機理;(2) 掌握數(shù)字邏輯電路的分析方法和故障檢測方法;(3) 運用譯碼器集成電路搭建實際數(shù)字邏輯功能電路;二、實驗要求(1)檢驗74LS138的邏輯功能;運用74LS138及74LS00實現(xiàn)邏輯函數(shù);(3)搭建邏輯電路并檢驗其功能;三、實驗設(shè)備數(shù)字實驗平臺、數(shù)字式示波器、信號發(fā)生器四、實驗內(nèi)容及步驟1. 芯片簡要介紹74LS138是集成3線-8線譯碼器,在數(shù)字系統(tǒng)中比較廣泛。(1)引腳圖(Conn ection Diagrams)DAT&quo

2、t;豊. OUT iPLJ T SI f ?; TJLB-CG3 A. G2B<3. 1VFGP«D.*、.一 *W盲*7 TS.EIlETENA BILE圖174LS138引腳圖A,B,C為地址輸入端,Y0 - %為譯碼輸出端,G,Qa, Qb為使能端。(2)真值表(Function Tables)Out putsEjri2ik»leSelect09 (Note 1>cRAYOVIY3Y4V5Y6Y7.XHXXXHHHHHMHHLXXXXHHMHHHHIHHLLLLLHHHHHHlHHLILLHHLHHHHHH11ILILHLHlHLHHHHHHLLHHHHH

3、LHHHHHLHL.LHHHHLMHHHLHLHHHHIHHLHlHHLHHLHHHHHHLHHILHHHHHHHHHHlL第1 頁共4 頁指導(dǎo)教師簽名鄧建平表174LS138真值表H = HIGH Level ; L = LOW Level ; X = Don ' t CareNote 1: G2 = G2A + G2B74LS00是4組兩輸入與非門(1)引腳圖(Conn ection Diagram)tMA41r4BJ3BfriAZB2TZUFA 口圖274LS00引腳圖 真值表(Function Table)表274LS00真值表¥ ABInputsOutputABYL

4、LHLHHHLHHHLA, B為輸入端,丫二AB為輸出端2. 實驗電路及分析(1)檢驗74LS138邏輯功能用數(shù)字電路實驗平臺搭建實際電路如圖3,實際測量值填入表3真值表第2頁共4 頁指導(dǎo)師簽名鄧建平1615 14 13 1:! 11 10 5 7LEDEn ableSelectY0Y1丫2 丫3丫4丫5丫6第G1G2CBAX1XXX111111110XXXX1111111110000011111111000110111111100101101111110011111011111010011110111101011111101110110111111011011111111110表33-8譯碼

5、器實際電路真值表斗Y|野耳斗X )74LS1381門I 5訂3線-8線譯碼器74LS138接線圖根據(jù)實驗 數(shù)據(jù)歸納出74LS138芯片的功能為:輸入端高電平有效,輸出端低電平有效。74LS138有三個使能端,其中,只有當(dāng)G仁1且G2 = G2A + G2B=0 時,譯碼器正常工作,否則,譯碼功能被禁止。當(dāng)G1=1,G2=0時,輸出邏輯表達式為:Y0 = A B C = CBA = m0 = M° Y = A+ B+ C = CBA = m = M 乙= A+ B+ C= CBA = m2 = M2 Y3 uA'B'C = CBA = m3 = M3 匕= A+B+C=

6、CBA =m4=M4£= ABC=CBA =m5=M5Y6= ABC=CBA =%=M6Y7= ABC=CBA =n>=M7 用74LS138和74LS00實現(xiàn)邏輯函數(shù)Z“ 二 CAZ2 二 CBA CBA CBZ3 = CB CBA其中的邏輯門與門、或門通過芯片74LS00提供的與非門來實現(xiàn)需要的邏輯功能,如Z“ = CA可通過圖4所示4所Pi。指導(dǎo):的邏輯圖來實現(xiàn),通過該邏輯函數(shù)連接實際電路,其測試真值表如表 示。第3 頁共4 頁教師簽名鄧建平表4邏輯電路測試真值表En ableSelect乙Z2Z3G1G2CBAX1XXX00XXXX0100000100010100100100110101000101011101100101111圖4 乙的邏輯電路設(shè)計表4測試僅測了 Z1的出真值表與實際邏輯韓式的結(jié)果相同。五、實驗小結(jié)對于芯片的應(yīng)用,首先

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論