全加器構成十進制加法器.doc_第1頁
全加器構成十進制加法器.doc_第2頁
全加器構成十進制加法器.doc_第3頁
全加器構成十進制加法器.doc_第4頁
全加器構成十進制加法器.doc_第5頁
免費預覽已結束,剩余1頁可下載查看

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

上 海 xxx 學 院硬件系統(tǒng)設計上機實驗報告(五)姓名: 學號: 班級: 成績:實驗名稱: 全加器及其應用 實驗地點: 實驗設備:(計算機型號) (生產商) 設備號: 使用軟件: Multisim 10.0 實驗時間: 年 月 日 星期 , 時 分至 時 分一、 實驗原理:(簡述-用自己的理解)兩個一位十進制數(shù)相加,若考慮低位來的進位,其和應為019,8421BCD 碼加法器的輸入、輸出都采用8421BCD 碼表示,其進位規(guī)律為逢十進一,而74HC283D 是按兩個四位二進制數(shù)進行運算的,其進位規(guī)律為逢十六進一,故二者的進位關系不同,當和數(shù)大于9時,8421BCD 碼應產生進位,而十六進制還不可能產生進位。為此應對結果進行修正,當結果大于9 時,需要加6(0110B)修正。故修正電路應含一個判9 電路,當結果大于9 時對結果加0110,小于等于9 時加0000。大于9 的數(shù)是最小項的m10m15,除了上述情況大于9 時外,如相加結果產生了進位位,其結果必定大于9,因此大于9 的條件為F = C + SUM4 SUM3+ SUM4 SUM2 = C SUM4 SUM3 SUM4 SUM2全加器74HC283D 的A4A3A2A1、B4B3B2B1 為兩個四位二進制數(shù)輸入端,SUM1、SUM2、SUM3、SUM4 為相加的和,C0 為低位來的進位,C4 為向高位產生的進位。二、實驗內容(步驟):選擇一個74HC283D_2v,二輸入與非門7400N和三輸入與非門7410N芯片,Word Genvertor(字信號發(fā)生器),構成8421BCD 碼加法電路,電路圖如下:對Genvertor(字信號發(fā)生器)進行相關設置如下:在Controls 中選擇Cycle 按鈕,選擇循環(huán)輸出方式。在Trigger 區(qū),點擊按鈕Internal,選擇內部觸發(fā)方式。在Controls-Setting 按鈕填出的選項卡中,Pre-set Patterns 中選擇在Up Counter 選項,即按逐個加1 遞增的方式進行編碼。在Display Type 中選擇Hex,在Buffer Size 中輸入0009,在Initial Pattern 中選擇00000000。點擊run,查看效果如下:實驗改進:因為74HC283D_2V無法正常顯示輸出,所以將74HC283D_2V芯片改為74HC283N_4V芯片,則實驗成功,如下:三、實驗體會:實驗中的電路其實就是是將兩個個位數(shù)相加得到一個十位數(shù),顯示結果通過一個判9電路,來判定是否顯示十位的1,如過結果超過9,則十位顯示1,同時加的結果還會加上6(因為16進制與十進制中始終相差6)得到個位結果輸出到個位的數(shù)字顯示中,從而實現(xiàn)BCD碼的加法。圖中的Genvertor(字信號發(fā)生器)只有接輸入口015是有效的,剛開始接到1631,導致上方的數(shù)碼管無法顯示,后來調換以后一切正常。進位的顯示正

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論