




已閱讀5頁,還剩6頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
目錄一、設計原理2二、設計目的3三、設計內(nèi)容3四、設計步驟3五、總結(jié)與體會74位全加器設計報告一、設計原理全加器是指能進行加數(shù)、被加數(shù)和低位來的進位信號相加,并根據(jù)求和結(jié)果給出該位的進位。4位加法器可以采用4個以為全加器級連成串行進位加法器,如下圖所示,其中CSA為一位全加器。顯然,對于這種方式,因高位運算必須要等低位進位來到后才能進行,因此它的延遲非??捎^,高速運算無法勝任。 A和B為加法器的輸入位串,對于4位加法器其位寬為4位,S為加法器輸出位串,與輸入位串相同,C為進位輸入(CI)或輸出(CO)。實現(xiàn)代碼為: 全加器真值表如下: 輸 入 輸 出Xi Yi Ci-1SiCi0000000110010100110110010101011100111111module adder4(cout,sum,ina,inb,cin);output3:0sum;output cout;input3:0ina,inb;input cin;assign count,sum=ina+inb+cin;endmodule二、設計目的熟悉ISE9.1開發(fā)環(huán)境,掌握工程的生成方法。熟悉SEED-XDTK XUPV2Pro實驗環(huán)境。了解Verilog HDL語言在FPGA中的使用。了解4位全加器的Verilog HDL語言實現(xiàn)。三、設計內(nèi)容用Verilog HDL語言設計4位全加器,進行功能仿真演示。四、設計步驟1、 創(chuàng)建工程及設計輸入。在E:progect目錄下,新建名為count8的新工程。器件族類型(Device Family)選擇“Virtex2P”器件型號(Device)選“XC2VP30 ff896-7”綜合工具(Synthesis Tool)選“XST(VHDL/Verilog)”仿真器(Simulator)選“ISE Simulator”下面一直next和確定。設計輸入:在源代碼窗口中單擊右鍵,在彈出的菜單中選擇“New Source”,在彈出的對話框中選擇“Verilog Moudle”,在右端的“File name”中輸入源文件名adder4,下面各步單擊“Next”按鈕。在彈出的源代碼編輯框內(nèi)輸入源代碼并保存。2、功能仿真在source窗口“sources for”中選擇“Behavioral Simulation”。由“Test Bench WaveForm”添加激勵源。點擊Finish。出現(xiàn)波形激勵編輯窗口。給ina和inb賦初始值。在processes窗口中單擊“simulater behavioral model”即開始仿真,仿真結(jié)果如下。從仿真的結(jié)果可以看出,sum=ina+inb+cin。仿真結(jié)果正確。3、 用ChipScope進行在線調(diào)試。生成ChipScope核。代碼比較簡單,這里只需要ICON和VIO兩個核即可。打開“ChipScope pro core generator”首先是生成ICON核的過程。 在output netlist位置指向adder4所在的路徑,在device family里選virtex2p器件。由于只用了VIO核,所以ICON的控制端口數(shù)設置為1。之后就是就是一直確定就行,直到出現(xiàn)生成新的核的界面。其次就是生成VIO核的過程。 在輸入輸出端口設置過程中選定異步輸入端口和異步輸出端口。異步輸入端口寬度根據(jù)sum(4位)、cout(1位)的總位數(shù)設定,異步輸出端口根據(jù)ina(4位)、inb(4位)、cin(1位)的總位數(shù)設定。之后也是一直確定,這樣VIO核也就生成了。添加ICON核與VIO核到工程。點擊“FileOpen”,在adder4所在位置找到icon_xst_example.v和vio_xst_example.v文件并打開,將ICON和VIO核的模塊例化語句加到adder4.v相應的位置,并進行修改,最后得到的代碼如下:module adder4(cout,sum);output3:0 sum;output cout;wire 3:0 ina,inb;wire cin;wire 35:0 control0; wire 13:0 async_in;wire 8:0 async_out;icon i_icon(.control0(control0);vio i_vio(.control(control0), .async_in(async_in), .async_out(async_out);assign async_in3:0=ina3:0;assign async_in7:4=inb3:0;assign async_in8=cin;assign async_in12:9=sum3:0;assign async_in13=cout;assign ina3:0=async_out3:0;assign inb3:0=async_out7:4;assign cin=async_out8;assign cout,sum=ina+inb+cin;endmodulemodule icon ( control0 ); output 35:0 control0;endmodulemodule vio ( control, async_in, async_out ); input 35:0 control; input 13:0 async_in; output 8:0 async_out;endmodule進行保存,然后在ISE里進行綜合,具體操作步驟:單擊“adder4.v”,在processes窗口中雙擊“SynthesizeXST”;如果綜合沒有出錯,再實現(xiàn),雙擊“Implement Design”,最后生成bit文件,雙擊“Generate Programming File”。過程圖為: 在ChipScope里觀測調(diào)試 單擊“adder4.v”,在Processes窗口中選擇雙擊“Analyze Design Using Chipscope”進入ChipScope Pro Analyzer窗口,點擊圖標檢查連接情況,然后下載bit文件。由于我們沒有板子只能做到這一步了。五、總結(jié)與體會通過這學期對FPGA應用技術(shù)的學習,我對FPGA這項技術(shù)也有了一定的了解。最后通過這個大作業(yè)也是我對整個的設計過程有了更進一步的認識。我覺
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高效節(jié)能電機項目可行性研究報告(參考范文)
- 文明工地管理制度
- 2025年濕法稀磷酸項目建議書
- 異步電機控制策略
- 2025年智能電網(wǎng)配電設備項目建議書
- 2025年互聯(lián)網(wǎng)醫(yī)療平臺在線問診平臺與患者健康檔案管理對接報告
- 2025年工業(yè)碳捕獲與封存(CCS)技術(shù)在節(jié)能減排中的應用案例研究
- 基于大數(shù)據(jù)的2025年智慧交通流量預測模型構(gòu)建與分析報告
- 2025年綠色藥品生產(chǎn)技術(shù)現(xiàn)狀與市場推廣路徑研究報告
- 城市污水處理廠智能化升級改造中的能源管理優(yōu)化策略報告
- 惠普爾養(yǎng)障體肺炎診療要點解析
- 2025年全國工會系統(tǒng)經(jīng)審業(yè)務技能大賽知識總題庫(1800題)-中部分
- 八年級歷史下冊期末復習測試卷(含答案)2024-2025學年人教版
- 康養(yǎng)醫(yī)養(yǎng)中心建設項目可行性研究報告
- 信息安全應急預案演練腳本
- DB11-509-2017房屋建筑修繕工程定案和施工質(zhì)量驗收規(guī)程
- (高清正版)JJF(浙)1162-2019空氣熱老化試驗設備校準規(guī)范
- 國家開放大學《中國古代文學(B)(1)》章節(jié)測試參考答案
- 廣州市小學六年級上英語單詞(含音標)
- 法蘭基礎知識.ppt課件
- 無機化學第4版下冊(吉大宋天佑)2019
評論
0/150
提交評論