武漢理工大學(xué)數(shù)電模擬題.ppt_第1頁
武漢理工大學(xué)數(shù)電模擬題.ppt_第2頁
武漢理工大學(xué)數(shù)電模擬題.ppt_第3頁
武漢理工大學(xué)數(shù)電模擬題.ppt_第4頁
武漢理工大學(xué)數(shù)電模擬題.ppt_第5頁
已閱讀5頁,還剩12頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

數(shù)字電子技術(shù)基礎(chǔ)復(fù)習(xí),一、填空(10分)(內(nèi)容涵蓋各章節(jié)基本概念) 1、將十進制23.75轉(zhuǎn)換成二進制數(shù)()、八進制()和十六進制(),并轉(zhuǎn)換為8421BCD碼()。 2、若電壓信號在05v范圍內(nèi)波動。若要求A/D轉(zhuǎn)換后的信號分辨率不低于0.0025v,則該ADC至少為()位。 3、已知256個字的RAM共有存儲單元6144個,則該RAM有()根數(shù)據(jù)線、()根地址線。 4、正邏輯系統(tǒng)下的同或邏輯等價于負邏輯系統(tǒng)中的()邏輯關(guān)系。 5、驅(qū)動門電路輸出()電平時,所帶為拉電流負載。,6、JK觸發(fā)器在時鐘條件具備時,由“0”初始狀態(tài)變?yōu)榇螒B(tài)“1”的驅(qū)動條件是()。 7、JK觸發(fā)器在CP信號脈沖作用下,欲使Qn+1=Qn,則輸入驅(qū)動信號為()。 8、A/D轉(zhuǎn)換一般要包括采樣、()、量化和()四個步驟。 9、對于一個8位DAC,若最小輸出電壓增量為0.02v,當(dāng)輸入代碼為01001101時,輸出電壓為()伏,若分辨率用百分數(shù)表示,則為()。 10、若RAM有8根數(shù)據(jù)線、12根地址線,則該RAM字長為()。,11、邏輯表達式 中,()存在競爭冒險。 12、用5個D觸發(fā)器構(gòu)成的扭環(huán)形計數(shù)器中有效狀態(tài)有()個。 13、8位ADC的分辨率是()位。 14、一個JK觸發(fā)器可記錄一位二進制代碼,它有()個穩(wěn)態(tài)。單穩(wěn)態(tài)觸發(fā)器有()個穩(wěn)態(tài),多諧振蕩器有()個。 15、為了在計算機中實現(xiàn)數(shù)據(jù)傳輸?shù)目偩€結(jié)構(gòu),應(yīng)選用的門電路是()。,16、施密特觸發(fā)器有()個閾值電壓,施密特觸發(fā)器常用于()、幅度鑒別和()。 17、有一8位倒T型電阻網(wǎng)絡(luò)DAC,已知UREF=10V,當(dāng)輸入10000000時輸出的電壓值為()V。 18、在三種A/D轉(zhuǎn)換器中,()轉(zhuǎn)換速度最高(并聯(lián)比較型 逐次逼近型 雙積分型)。 19、A/D轉(zhuǎn)換中量化方式有()、()兩種,如量化單位為,則量化誤差分別為()和()。 20、有8位A/D轉(zhuǎn)換器的基準電壓VREF=5.12V,求當(dāng)輸入為VI=3.8V時的數(shù)字量輸出是()。,二、邏輯函數(shù)的化簡(20分) 1、用代數(shù)法將下列函數(shù)化簡為最簡與或式;根據(jù)反演規(guī)則,寫出L的反函數(shù);根據(jù)對偶規(guī)則,寫出L的對偶式。 2、用卡諾圖表示下列函數(shù),將其化簡為最簡“與或式”?;膳c非-與非式。,三、組合邏輯設(shè)計與集成組合電路的應(yīng)用(20分)(內(nèi)容涵蓋設(shè)計方法、集成組合電路的功能和使用方法以及功能表的解讀。) 例:舉重比賽中共設(shè)置了三名裁判,其中主裁判一名,副裁判兩名。只有在主裁判判定通過,并有至少一名副裁判也同意通過的情況下,最后結(jié)果才為通過。試設(shè)計一個邏輯電路,能以輸出電平指示最終的判決結(jié)果。 1、完成邏輯定義和真值表,寫出其最大項表達式和最小項表達式; 2、利用1片3線-8線唯一地址譯碼器74xx138和必要的分立門電路實現(xiàn)該功能。 注:集成芯片的邏輯符號、功能表如附錄圖、表所示,1、某雷達站有3部雷達A、B、C,其中A和B功率消耗相等,C的功率是A的2倍。這些雷達由2臺發(fā)電機X和Y供電,發(fā)電機X的最大輸出功率等于雷達A的功率消耗,發(fā)電機Y的最大輸出功率是X的3倍。要求設(shè)計一個邏輯電路,能夠根據(jù)各雷達的起動和關(guān)閉信號,以最節(jié)約電能的方式起、停發(fā)電機。 要求用四種方法完成該題: 1)用邏輯門電路實現(xiàn) 2)用一片74HC138實現(xiàn) 3)用一片74HC153實現(xiàn) 4)用74HC151實現(xiàn),2、試用74LS138設(shè)計一個有3個輸入端和2個輸出端的電路,電路以2位二進制碼表示輸入數(shù)據(jù)中“1”的個數(shù)。 3、設(shè)計一個組合邏輯電路,實現(xiàn)汽車車門未開關(guān)報警,其邏輯功能為:如果汽車的兩個車門中的一個打開了,且司機坐在里面,則蜂鳴器響起。 4、設(shè)計電路實現(xiàn)f(x)=3x+1。令輸入為兩位二進制數(shù)(AB)B,輸出為四位二進制數(shù)(WXYZ)B。,四、組合電路的分析(10分)(綜合考察由邏輯圖寫邏輯函數(shù)表達式、列真值表、分析電路的能力),或非門,非門,與門,與非門,異或門,同或門,L=AB,L=A+B,L= A B,L=AB,與或非門,或門,全1出1,有0出0,全0出0,有1出1,全1出0,有0出1,全0出1,有1出0,相同為0,不同為1,相同為1,不同為0,五、觸發(fā)器電路分析(10分)(考察各常用觸發(fā)器的功能、特性方程、狀態(tài)轉(zhuǎn)換圖、狀態(tài)轉(zhuǎn)換表、驅(qū)動方程以及狀態(tài)方程),六、同步時序電路分析(10分)(題6.12,考察同步時序電路分析方法以及時序電路的常用表達形式),七、綜合應(yīng)用與設(shè)計(10)(內(nèi)容涵蓋集成計數(shù)器、寄存器電路、集成組合電路的功能和使用方法以及常用的應(yīng)用) 例:用集成計數(shù)器和數(shù)據(jù)選擇器及門電路組合,設(shè)計一個在時鐘作用下周期性輸出“11011011100”序列脈沖發(fā)生器。 例:序列“1001010”,1、利用四位二進制同步加計數(shù)器74161、與非門和8選1數(shù)據(jù)選擇器74151設(shè)計一個序列信號產(chǎn)生器,循環(huán)產(chǎn)生序列脈沖1101001。,4、用同步四位二進制計數(shù)器74LS161和一片3線8線譯碼器74138及門電路設(shè)計一個模7計數(shù)器,要求計數(shù)器按下列規(guī)則計數(shù)。 3,6,9,0,4,8,12,3,6,9,,3、利用四位二進制同步加計數(shù)器74161、與非門和四選一數(shù)據(jù)選擇器設(shè)計一個序列信號產(chǎn)生器,循環(huán)產(chǎn)生序列脈沖101111

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論